Cadence軟件介紹參考模板_第1頁
Cadence軟件介紹參考模板_第2頁
Cadence軟件介紹參考模板_第3頁
Cadence軟件介紹參考模板_第4頁
Cadence軟件介紹參考模板_第5頁
已閱讀5頁,還剩2頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、Cadence軟件介紹Cadence 是一個大型的EDA 軟件,它幾乎可以完成電子設計的方方面面,包括ASIC 設計、FPGA 設計和PCB 板設計。Cadence 在仿真、電路圖設計、自動布局布線、版圖設計及驗證等方面有著絕對的優勢。Cadence 包含的工具較多幾乎包括了EDA 設計的方方面面。下面主要介紹其產品線的范圍。 1、板級電路設計系統    包括原理圖輸入、生成、模擬數字/混合電路仿真,fpga設計,pcb編輯和自動布局布線mcm電路設計、高速pcb版圖的設計仿真等等。包括:    A、Concept HDL原理圖設計輸

2、入工具, 有for NT和for Unix的產品。    B、Check Plus HDL原理圖設計規則檢查工具。(NT & Unix)    D、AllegroExpert專家級PCB版圖編輯工具(NT & Unix)    E、SPECTRA Expert AutoRouter 專家級pcb自動布線工具    F、SigNoise信噪分析工具    G、EMControl 電磁兼容性檢查工具   

3、 H、Synplify FPGA / CPLD綜合工具    I、HDL Analyst HDL分析器    J、Advanced Package Designer先進的MCM封裝設計工具2、Alta系統級無線設計    這部分包括:    A、SPW (Cierto Signal Processing Work System)信號處理系統。    可以說,spw包括了matlab的很多功能,連demo都有點象。它是面向電子系統的模塊化設計、仿真

4、和實現的環境。它的通常的應用領域包括無線和有線載波通信、多媒體和網絡設備。在進行算法設計、濾波器設計、c Code生成、軟/硬件結構聯合設計和硬件綜合的理想環境。    它里面非常有意思的就是信號計算器。2 / 7    B、HDS (Hardware Design System)硬件系統設計系統    它現在是SPW的集成組件之一。包括仿真、庫和分析擴展部分。可以進行spw的定點分析行為級和rtl級的代碼生成。    C、Mutimedia多媒體 (Multimedia D

5、esign Kit)    它可以進行多媒體應用的設計,包括電視會議系統、數字電視等等以及任何種類的圖象處理系統的設計。    D、無線技術Wireless(IS-136 Verification Environment)    無線電技術標準系統級驗證工具,可以在系統級的抽象層上生成、開發和改進遵守IS-54/136 標準的信號處理算法。在完成硬件結構設計后,就可以使用hds直接生成可綜合的hdl描述和相應的標準檢測程序(testbench)。    E、IS-95無線標準

6、系統級驗證    同上。    F、BONeS網絡協議分析和驗證的設計工具。    它是一套軟件系統,專門用來做多媒體網絡結構和協議的設計的。可以用來快速的生成和分析結構單元之間的信息流的抽象模型,并建立一個完整的無線網絡的運作模型。例如,用戶可以改進atm轉換器的算法,并建立其基于微處理器包括高速緩存和內存和總線、通信處理方法的應用模型。    G、VCC 虛擬協同設計工具包    它是用來進行基于可重用的ip核的系統級設計環境。3、邏輯設計與

7、驗證(LDV)    LDV包括的模塊有:    A、verilog-xl仿真器    B、Leapfrog VHDL仿真器    支持混合語言的仿真,其vhdl語言的仿真是通過編譯后仿真,加快了速度。    C、Affirma NC Verilog仿真器    其主要的特點是適合于大系統的仿真。    D、Affirma NC VHDL仿真器    適用于

8、VHDL語言的仿真。    E、Affirema 形式驗證工具-等價檢驗器    F、Verifault-XL 故障仿真器    用來測試芯片的可測性設計的。    G、VeriSure代碼覆蓋率檢查工具    H、Envisia Build Gates 綜合工具4、時序驅動的深亞微米設計    Cadence 的底層軟件有:    A、邏輯設計規劃器。   

9、; 這是用于設計早期的規劃工具。其主要用途是延時預測、生成供綜合工具使用的線路負載模型。這個工具是用來在物理設計的早期象邏輯設計者提供設計的物理信息。    B、物理設計規劃器。    物理設計的前期規劃。對于大型設計而言,物理設計的前期規劃非常重要。很多流程中,在前期的物理規劃(floorplan)結束后,就需要一次反標驗證設計的時序。     C、SE (Silicon Ensemble)布局布線器    se是一個布局布線的平臺,它可以提供多個布局布線及后期處理軟件的接

10、口。    D、PBO Optimization基于布局的優化工具    E、CT-GEN 時鐘樹生成工具    F、RC參數提取 HyperRules規生成,HyperExtract RC提取,RC簡化,和delay計算    G、Pearl靜態時序分析    Pearl 除了界面友好的特點外,還有就是可以和spice仿真器交換數據來進行關鍵路徑的仿真。    H、Vampire驗證工具5、全定制ic設計工具

11、60;   這部分的工具包括:    A、Virtuos Schematic Composer : IC Design Entry     它是可以進行混合輸入的原理圖輸入方式。支持 vhdl/hdl語言的文本輸入。    B、Affirma Analog DEsign Environment     這是一個很好的混合信號設計環境    C、Virtuos Layout Editor版圖編輯     它支持參數化單元,應該是一個很好的特性。    D、Affirma Spectra     高級電路仿真器和hspice一類的仿真器。    E、Virtuoso Layout Synthesizer &

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論