十進制可逆加減計數(shù)器_第1頁
十進制可逆加減計數(shù)器_第2頁
十進制可逆加減計數(shù)器_第3頁
十進制可逆加減計數(shù)器_第4頁
十進制可逆加減計數(shù)器_第5頁
已閱讀5頁,還剩2頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、時序電路邏輯設(shè)計實驗人:周錚 班級:中法1202班 學(xué)號:U201215676一 實驗?zāi)康?.掌握用SSI實現(xiàn)簡單組合邏輯電路的方法。2.掌握簡單數(shù)字電路的安裝與測試技術(shù)。3.熟悉使用Verilog HDL描述組合邏輯電路的方法,以及EDA仿真技術(shù)。二 實驗器件計算機,可編程實驗板三 實驗內(nèi)容十進制加減可逆計數(shù)器設(shè)計功能要求:撥碼開關(guān)鍵SW1為自動可逆加減功能鍵,當SW1為HIGH時,計數(shù)器實現(xiàn)自動可逆模十加減計數(shù)功能,即4個七段數(shù)碼管上幾乎同步顯示0123498701的模十自動可逆加減計數(shù)結(jié)果;當SW1為LOW時,計數(shù)器按撥碼開關(guān)鍵SW0的選擇分別執(zhí)行加減計數(shù)功能。即當SW0為HIGH時,計

2、數(shù)器實現(xiàn)模十加計數(shù)功能,即4個七段數(shù)碼管上幾乎同步顯示01234901的模十加計數(shù)結(jié)果;當SW0為LOW時,計數(shù)器實現(xiàn)模十減計數(shù)功能,即4個七段數(shù)碼管上幾乎同步顯示98710987的模十減計數(shù)結(jié)果。四 實驗設(shè)計1.原理設(shè)計脈沖發(fā)生電路采用555定時器組成的多諧振蕩器振蕩產(chǎn)生周期為1s的矩形脈沖,從而為計數(shù)器提供觸發(fā)信號。其中,可以通過R1,R2,C來控制充放電的時間。加/減計數(shù)控制電路主要由74LS138構(gòu)成。74LS138芯片是常用的3-8線譯碼器,常用在單片機和數(shù)字電路的譯碼電路中,74LS138的引腳排列及真值表如圖計數(shù)單元電路主要由十進制計數(shù)器74LS192構(gòu)成。74LS192是同步十

3、進制可逆計數(shù)器,它具有雙時鐘輸入,并具有清除和置數(shù)等功能,其引腳排列圖如圖功能表如圖2.模擬仿真用Verilog HDL語言設(shè)計二通道數(shù)據(jù)選擇器實驗程序如下:實驗代碼module a( input clk, input SW1, input SW0, input clear, input reset, output reg3:0 s1_reg, output reg6:0 segdat_reg ); reg26:0 counter; reg3:0q; reg x; always(posedge clk) begin if(clear) begin s1_reg<=0; counter&l

4、t;=0; end else counter<=counter+1; end always(posedge counter26) begin if (reset) begin q<=0; x<=0; end else begin case(SW1) 1'd1:begin case(x) 1'd0: begin if(q=4'd8) x<=1; q<=q+1; end1'd1: begin if(q=4'd1) x<=0; q<=q-1; end endcase end 1'd0:begin case(SW

5、0) 1'd0:begin if(q=4'd0) q<=4'd9; else q<=q-1; end 1'd1:begin if(q=4'd9) q<=4'd0;elseq<=q+1;endendcaseendendcaseendend always(q) / 數(shù)碼管顯示處理 begin case(q) 4'h0:segdat_reg = 7'b0000001; /0 4'h1:segdat_reg = 7'b1001111; /1 4'h2:segdat_reg = 7'b

6、0010010; /2 4'h3:segdat_reg = 7'b0000110; /3 4'h4:segdat_reg = 7'b1001100; /4 4'h5:segdat_reg = 7'b0100100; /5 4'h6:segdat_reg = 7'b0100000; /6 4'h7:segdat_reg = 7'b0001111; /7 4'h8:segdat_reg = 7'b0000000; /8 4'h9:segdat_reg = 7'b0000100; /9 d

7、efault:segdat_reg=7'b0111000; /F endcaseendendmodule測試文件test代碼module test;/ Inputsreg clk;reg SW1;reg SW0;reg clear;reg reset;/ Outputswire 3:0 s1_reg;wire 6:0 segdat_reg;/ Instantiate the Unit Under Test (UUT)a uut (.clk(clk), .SW1(SW1), .SW0(SW0), .clear(clear), .reset(reset), .s1_reg(s1_reg),

8、 .segdat_reg(segdat_reg); initial begin/ Initialize Inputsclk = 0;SW1 = 0;SW0 = 1;clear = 1;reset = 1;/ Wait 100 ns for global reset to finish#100; / Add stimulus hereend endmodule管腳設(shè)置ucf文件代碼# PlanAhead Generated physical constraints NET "SW0" LOC = P11;NET "SW1" LOC = L3;NET &qu

9、ot;clear" LOC = K3;NET "clk" LOC = B8;NET "reset" LOC = B4;NET "segdat_reg0" LOC = M12;NET "segdat_reg1" LOC = L13;NET "segdat_reg2" LOC = P12;NET "segdat_reg3" LOC = N11;NET "segdat_reg4" LOC = N14;NET "segdat_reg5" LOC = H12;NET "segdat_reg6" LOC = L14;NET "s1_reg0" LOC = F12;NET "s1_reg1" LOC = J12;NET "s1_reg2" LOC = M13;NET "s1_reg3" LOC = K14;# PlanAhead Generated IO

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論