原理圖設(shè)計(jì)注意事項(xiàng)2010_第1頁(yè)
原理圖設(shè)計(jì)注意事項(xiàng)2010_第2頁(yè)
原理圖設(shè)計(jì)注意事項(xiàng)2010_第3頁(yè)
原理圖設(shè)計(jì)注意事項(xiàng)2010_第4頁(yè)
原理圖設(shè)計(jì)注意事項(xiàng)2010_第5頁(yè)
免費(fèi)預(yù)覽已結(jié)束,剩余2頁(yè)可下載查看

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、康拓工控原理圖設(shè)計(jì)注意事項(xiàng)公司現(xiàn)在主要使用的畫(huà)原理圖的軟件是Allegro、Protel99SEE,PC股計(jì)中的封裝設(shè)計(jì)、布局、出圖、光繪轉(zhuǎn)換等均在這些軟件中進(jìn)行設(shè)計(jì),而Protel99SE布線則使用Cadence公司的SPECCTRA線器。對(duì)于原理圖設(shè)計(jì)有如下幾點(diǎn)注意事項(xiàng):1、圖紙大小選擇A4或A3,還放不下使用模塊化設(shè)計(jì),每個(gè)模塊圖的大小選擇A4或A3。還有困又t可選擇C號(hào)圖,禁止使用A2、A1、A0或D號(hào)、E號(hào)圖。2、不要從其它軟件拷貝電路圖到你的原理圖中,包括TANG頌件;拷貝他人的Allegro、Protel99SE軟件的電路圖時(shí),要注意他人的元器件PC的裝是否適合你的模板的需求。3

2、、禁止用線勾畫(huà)出你要用的具有電氣化的元器件,在自己建元器件庫(kù)時(shí),Allegro軟件要注意的是:必須正確設(shè)置元件管腳的類型;電源和地引腳允許使用相同的名稱,但必須選擇為電源類型;非電源類型管腳不能使用相同的名稱,如多個(gè)NC腳需命名為NC1NC2;元件管腳名稱中不要包括工“?”等特殊符號(hào);在創(chuàng)建類似PCI金手指(引腳分布于板卡的正反兩面)的元件庫(kù)時(shí),要將這類元件封裝拆分成兩個(gè)元件,然后在原理圖中標(biāo)明哪個(gè)放置于正面哪個(gè)放置于反面;盡量自己創(chuàng)建元件庫(kù),如果從網(wǎng)上下載或者從庫(kù)里拷貝的原理圖封裝要修改其屬性;在創(chuàng)建較大的元器件時(shí),建議使用表單方式創(chuàng)建,可以在芯片數(shù)據(jù)手冊(cè)(.pdf)中選中PINOU俵格,在

3、excel中打開(kāi),并編輯好后,再粘貼到Capture的元件表單中;創(chuàng)建元件庫(kù)時(shí),應(yīng)為元件添加相應(yīng)的自定義屬性。必須定義的屬性:ktPACKAGE允許設(shè)計(jì)者在原理圖的元件屬性中描述該元件的PCB封裝信息,此信息只作為可閱讀的封裝信息,不需要與實(shí)際的PCB庫(kù)名稱完全一致,建議填寫(xiě)通用的封裝名稱(如0805),或器件手冊(cè)提供的封裝名稱(如PQFP176。ktPRESENT允許設(shè)計(jì)者在原理圖的元件屬性中描述該元件是否需要電裝,并可以自動(dòng)生成在bom表中。可以選擇定義的屬性:ktVOLTAGE額定電壓(電容、電阻、晶振、排阻)ktTOLERANCE精度(電容、電阻、排阻)ktPOWERRATING額定功

4、率(電阻、電容、二極管、排阻)ktCURRENTRATIN旋定電流(電感、磁珠)ktTOLMATCH精度匹配(溫度匹配電阻排)ktATC:絕對(duì)溫度系數(shù)(溫度匹配電阻排)ktTCR:溫度系數(shù)跟蹤(溫度匹配電阻排)ktRANK等級(jí)(光耦)ktVBR:擊穿電壓(二極管、穩(wěn)壓管)ktVC:鉗位電壓(穩(wěn)壓管)ktVRWM反向峰值電壓(穩(wěn)壓管)ktCOLOR顏色(發(fā)光二極管)ktRDC:直流電阻(電感、磁珠)ktIMPEDANCE阻抗(磁珠100MktDEFAULT缺省狀態(tài)(跳線)Protel99SE要特別注意管腳的方向,帶有小圓點(diǎn)的一方?jīng)_外,注意在原理圖狀態(tài)下不顯示小圓點(diǎn),只有在建庫(kù)狀態(tài)中選中管腳時(shí)才顯

5、示小圓點(diǎn)。4、元器件放到電路圖中后,Allegro軟件中標(biāo)號(hào)還是U*、R*、C*;Protel99SE要把元器件的標(biāo)號(hào)改為UU?RR?CC騫等,包括修改的原理圖。5、元器件FOOTPRIONT性(即PCB庫(kù)屬性):如果你知道公司相對(duì)應(yīng)的PCB庫(kù)名,你可以填上,否則你將此項(xiàng)設(shè)置為空格。在Allegro軟件中器件的屬性,比如額定電壓、功率和精度等參數(shù),應(yīng)該在相應(yīng)的屬性中填寫(xiě),而不應(yīng)該都寫(xiě)在器件的規(guī)格中。設(shè)計(jì)者可以在ktPACKAGE中填所使用器件的封裝信息,但不作為實(shí)際的封裝庫(kù)名使用。6、原理圖中使用74HCT244系列芯片的時(shí)候,如果有可能盡量改為74HCT24舔歹惦片。7、畫(huà)線時(shí),在Alleg

6、ro中跨頁(yè)連接的網(wǎng)標(biāo)必須使用跨頁(yè)連接符,如果只是頁(yè)內(nèi)相連接的網(wǎng)絡(luò),直接用NET名字相連,建議不要使用跨頁(yè)連接符;Protel99SE最好盡量不要使用總線(BUS)和總線分支(BUSENTRY)只要畫(huà)電氣化線并標(biāo)上正確的網(wǎng)絡(luò)名稱即可。電氣連接點(diǎn)最好不要自己放置,而采用軟件自動(dòng)生成。8、可調(diào)管腳器件(例如688、245、373等),不要用連接線把它接的其它管腳連接上,只畫(huà)出一段連線并在其上標(biāo)明網(wǎng)絡(luò)名稱即可。類似EPL端件,如果是分組可調(diào)的,要注明。9、畫(huà)線時(shí)不要用注解線,而是用具有電氣化的線,否則在PCB圖中該點(diǎn)沒(méi)有連接。10、上網(wǎng)絡(luò)名稱時(shí)要注意,Protel99SE禁止放在元器件的管腳中間處,或

7、連接線的外部、下部,而要放在管腳外層頭上或引出的連接線上,放置時(shí)必須出現(xiàn)小圓點(diǎn)才行,注意一旦放好,小圓點(diǎn)就消失了。11、網(wǎng)絡(luò)名稱和注解文字最好用兩種顏色的字來(lái)區(qū)分,特別注意的是如果你的圖是從他人處拷來(lái)的,顏色可能會(huì)不同,要及時(shí)更改。Allegro軟件中如果沒(méi)有用到的管腳而又要有網(wǎng)絡(luò)名的,用注解文字標(biāo)上,但不要往外引線。如果管腳有引線而無(wú)網(wǎng)標(biāo),也會(huì)形成單網(wǎng)絡(luò)。12、網(wǎng)絡(luò)名稱禁止以符號(hào)開(kāi)頭,只能以字母或數(shù)字開(kāi)頭,名稱中不要出現(xiàn)空格最好不要有下劃線。13、不同的電源和地在畫(huà)圖時(shí)一定要編輯,以便得到想要的網(wǎng)絡(luò)名稱,象74系列的芯片,它們的電源和地管腳是隱含的接VCCffiGND特別是一個(gè)芯片內(nèi)封裝幾個(gè)

8、的,一定要每一個(gè)都要編輯它的電源和地。14、類似EPL端件引腳,Allegro的連線要比最長(zhǎng)的網(wǎng)標(biāo)長(zhǎng),跨頁(yè)連接符放在圖紙的邊上,不要連接到器件上;Protel99SE連線分兩段畫(huà)(兩段長(zhǎng)度均分),網(wǎng)絡(luò)名稱標(biāo)在遠(yuǎn)離器件的一段上。引腳連線的總長(zhǎng)度是該EPLD所有網(wǎng)絡(luò)名稱中最長(zhǎng)一個(gè)的兩倍。如果該引腳是被定義死的,在PCBW線是禁止被改變的,Allegro是連線長(zhǎng)度為最長(zhǎng)的網(wǎng)標(biāo)長(zhǎng)度,Protel99SE則該引腳連線只畫(huà)連接器件的一段;15、在allegro下用capture畫(huà)的原理圖中一個(gè)器件有多個(gè)PART則每個(gè)PART勺屬性要相同,否則生成網(wǎng)表時(shí)報(bào)錯(cuò)。16、某些元器件管腳是空時(shí),禁止加上網(wǎng)絡(luò)名稱NC

9、對(duì)于非EPL端件可以用叉子封死,而EPLD器件只要空著就可,而一些一個(gè)芯片內(nèi)有幾個(gè)PART勺,也要把不用的PART0上,輸入端接地,輸出端用叉子封死。接地的管腳,不建議使用此符號(hào)吉,因?yàn)橹庇^上看不出它具體的網(wǎng)絡(luò)名。17、在Protel99SE下,圖中如果有表貼二極管時(shí),管腳為1和2;如果是直插二極管,要用方案庫(kù)編輯功能把它們的管腳改為相應(yīng)的A和K;單發(fā)光二極管不論直插、表貼都要用方案庫(kù)編輯功能把它們的管腳改為A和K,雙發(fā)光二極管為1、2、3、4(雙發(fā)二極管無(wú)表貼)。如果有三極管時(shí),要用方案庫(kù)編輯功能把它們的管腳改為相應(yīng)的E、B和C;如果有三芯跳線時(shí),要用方案庫(kù)編輯功能把它們的中間管腳改為第二管

10、腳;如果有三芯以上的跳線時(shí),要用方案庫(kù)編輯功能把管腳改為1和2、3和4、5和6可跳的;如果有可調(diào)電阻時(shí),要用方案庫(kù)編輯功能把它們的可調(diào)管腳改為第二管腳,DC器件的管腳要注意與PCB庫(kù)保持一致。在allegro下用capture畫(huà)的原理圖,如果圖中有二極管、發(fā)光二極管時(shí),表貼器件要調(diào)用表貼原理圖庫(kù),直插器件要調(diào)用直插原理圖庫(kù)。18、圖中所有元器件應(yīng)先與庫(kù)房聯(lián)系,確定是否有無(wú)。沒(méi)有的要提供相應(yīng)的元器件封裝尺寸圖,最好還要有實(shí)物提供。19、去耦電容一定要畫(huà)在圖上;圖上用到電容和電阻的封裝,要在圖中注明。20、當(dāng)使用數(shù)量級(jí)表示字母時(shí),k以下(包括k、mu、n、p、f等)應(yīng)該使用小寫(xiě)字母,M以上(包括M

11、GT等)應(yīng)該使用大寫(xiě)字母;填寫(xiě)value屬性時(shí),越短越好,例如:0.1uF,就添0.1u。21、畫(huà)完圖后設(shè)計(jì)者要做標(biāo)注把序號(hào)編好,此時(shí)要檢查一下多封裝的芯片的內(nèi)部序號(hào)排列,應(yīng)做DRC僉查。22、以上全部完成后打印在A4紙上,簽好設(shè)計(jì)、審核、批準(zhǔn)之后,圖紙連同電子版圖紙送CAD非隊(duì),如果需要CADR寫(xiě)元器件清單的,此時(shí)需要把電子版元器件清單也從往CAD(只使用Protel99SE)。23、Allegro原理圖庫(kù)的使用和維護(hù):在設(shè)計(jì)原理圖時(shí),設(shè)計(jì)者必須確保使用的是公司統(tǒng)一的原理圖庫(kù),而且是最新版本的原理圖庫(kù);原理圖設(shè)計(jì)者必須確保原理圖庫(kù)統(tǒng)一的存放路徑為目錄D:/CAPTURE_KTLIB/拷貝已有

12、設(shè)計(jì)的原理圖或?qū)εf設(shè)計(jì)進(jìn)行更改時(shí),應(yīng)該先CLEANUPCACHE再將CACH呼老版本的元件與最新版本的原理圖庫(kù)同步,但設(shè)計(jì)者必須避免不同版本原理圖庫(kù)之間的差異所引起已存在的原有設(shè)計(jì)的改變;當(dāng)使用庫(kù)里沒(méi)有的元件時(shí),設(shè)計(jì)者要先與相應(yīng)的原理圖庫(kù)的負(fù)責(zé)人溝通,然后按照建庫(kù)規(guī)則創(chuàng)建新的元件,并由負(fù)責(zé)人添加到庫(kù)文件中,進(jìn)行版本更新;原理圖的設(shè)計(jì)者如果發(fā)現(xiàn)原理圖庫(kù)存在問(wèn)題,或需要更改原理圖庫(kù)時(shí),向庫(kù)的負(fù)責(zé)人提出,并配合負(fù)責(zé)人完成庫(kù)的修改;原理圖庫(kù)的負(fù)責(zé)人要根據(jù)庫(kù)的更新情況,及時(shí)進(jìn)行通知和分發(fā),詳細(xì)記錄每個(gè)版本的更改情況。當(dāng)原理圖庫(kù)因?yàn)榘l(fā)生問(wèn)題進(jìn)行修改時(shí),必須立即通知并分發(fā),如果僅為添加新元件時(shí),在不影響設(shè)計(jì)

13、者使用的前提下,可以在添加新元件后一周內(nèi)通知并分發(fā);所有原理圖庫(kù)更新時(shí)要更新CADS的原理圖庫(kù),而且CACg原理圖庫(kù)的存放路徑也為目錄D:/CAPTURE_KTLIB/CAC&P2010-9-16附錄原理庫(kù)的分類和負(fù)責(zé)人1、分立器件庫(kù):KTDISCRETE負(fù)責(zé)人:殷待包括:電阻、電阻排、電位器、電容、半導(dǎo)體電阻與電容、電感、鐵氧體磁珠、二極管、三極管、場(chǎng)效應(yīng)管、晶閘管、變壓器、繼電器、按鍵、跳線、蜂鳴器、揚(yáng)聲器、開(kāi)關(guān)、邏輯型光電耦合器、線性光耦、磁耦合器、晶振、晶體、無(wú)源濾波器2、連接器庫(kù):KTCONNECTOR負(fù)責(zé)人:殷待包括:連接器、接線端子和插座3、電源庫(kù):KTPOWER負(fù)責(zé)人:盧俊娥包

14、括:LDO、三端穩(wěn)壓器、隔離型DCDC、非隔離DCDC4、數(shù)字器彳庫(kù):KTDIGITAL負(fù)責(zé)人:吳飛包括:處理器、可編程邏輯器件、存儲(chǔ)器、數(shù)字門(mén)電路(總線緩沖器、總線開(kāi)關(guān))、接口控制器、接口驅(qū)動(dòng)器、電平轉(zhuǎn)換器、系統(tǒng)設(shè)備(實(shí)時(shí)時(shí)鐘、看門(mén)狗、定時(shí)計(jì)數(shù)器、電源監(jiān)控)時(shí)鐘buffer5、模擬器件KTANALOG負(fù)責(zé)人:魏勇包括:ADC、DAC、運(yùn)算放大器、儀表放大器、程控放大器、隔離放大器、比較器、參考源、模擬開(kāi)關(guān)、采樣保持器、數(shù)字電位器、數(shù)字濾波器、鎖相環(huán)PCB庫(kù)的指定:導(dǎo)入網(wǎng)表前;首先要指定PCB庫(kù)的路徑:setup-userpreference-config_paths,在右面devpath,materialpath里要指至ijPCB庫(kù)的路徑;setup-userpreference”design_paths,在右邊的padpath和psmpath中也要指定PCB庫(kù)的

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論