數(shù)字電子技術(shù) 總復(fù)習(xí)_第1頁
數(shù)字電子技術(shù) 總復(fù)習(xí)_第2頁
數(shù)字電子技術(shù) 總復(fù)習(xí)_第3頁
數(shù)字電子技術(shù) 總復(fù)習(xí)_第4頁
數(shù)字電子技術(shù) 總復(fù)習(xí)_第5頁
已閱讀5頁,還剩53頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、編輯課件1第一章第一章 數(shù)字邏輯基礎(chǔ)數(shù)字邏輯基礎(chǔ)u 熟練掌握各種數(shù)制之間的換算。熟練掌握各種數(shù)制之間的換算。u 熟練掌握熟練掌握8421BCD8421BCD碼和十進(jìn)制數(shù)之間的關(guān)系和碼和十進(jìn)制數(shù)之間的關(guān)系和變換。變換。編輯課件2 第二章第二章 邏輯門電路邏輯門電路1.1.二極管:熟悉和理解二極管單向?qū)щ娦?。會判斷電路二極管:熟悉和理解二極管單向?qū)щ娦?。會判斷電路中二極管狀態(tài)。掌握理想模型和恒壓模型。中二極管狀態(tài)。掌握理想模型和恒壓模型。2.2.雙極型三極管:具有放大和開關(guān)作用。雙極型三極管:具有放大和開關(guān)作用。 熟悉和理解三極管共射極特性曲線及其工作區(qū)域的劃分。熟悉和理解三極管共射極特性曲線及其

2、工作區(qū)域的劃分。掌握三極管三個狀態(tài)的判別方法。掌握三極管三個狀態(tài)的判別方法。3.3.基本邏輯門電路:熟悉二極管構(gòu)成的與門、或門、三基本邏輯門電路:熟悉二極管構(gòu)成的與門、或門、三極管非門電路。理解極管非門電路。理解TTLTTL與非門電路主要技術(shù)參數(shù)的意與非門電路主要技術(shù)參數(shù)的意義。掌握義。掌握OCOC門和三態(tài)門的符號和邏輯功能。門和三態(tài)門的符號和邏輯功能。4.MOS4.MOS門電路:掌握增強型門電路:掌握增強型MOSMOS管的導(dǎo)通條件。會分析管的導(dǎo)通條件。會分析CMOSCMOS邏輯門、邏輯門、CMOSCMOS傳輸門的邏輯功能。傳輸門的邏輯功能。編輯課件3第三章第三章 邏輯代數(shù)和組合邏輯電路邏輯代

3、數(shù)和組合邏輯電路1 1熟記邏輯代數(shù)的基本公式、定律、三個規(guī)則。熟記邏輯代數(shù)的基本公式、定律、三個規(guī)則。 (異或運算的基本定律)(異或運算的基本定律)2 2熟練掌握兩種方法化簡邏輯函數(shù):代數(shù)法和卡諾圖熟練掌握兩種方法化簡邏輯函數(shù):代數(shù)法和卡諾圖法(含約束項)。法(含約束項)。3. 3. 掌握邏輯函數(shù)表示方法之間的相互轉(zhuǎn)換。掌握邏輯函數(shù)表示方法之間的相互轉(zhuǎn)換。4 4掌握組合邏輯電路的結(jié)構(gòu)特點和功能特點。掌握組合邏輯電路的結(jié)構(gòu)特點和功能特點。5 5掌握組合邏輯電路的分析步驟:寫出各輸出端的邏掌握組合邏輯電路的分析步驟:寫出各輸出端的邏輯表達(dá)式輯表達(dá)式化簡和變換邏輯表達(dá)式化簡和變換邏輯表達(dá)式列出真值表

4、列出真值表確定功能。確定功能。6 6掌握組合邏輯電路的設(shè)計步驟:根據(jù)設(shè)計求列出真掌握組合邏輯電路的設(shè)計步驟:根據(jù)設(shè)計求列出真值表值表寫出邏輯表達(dá)式寫出邏輯表達(dá)式( (或填寫卡諾圖或填寫卡諾圖) ) 邏輯化簡邏輯化簡和變換和變換畫出邏輯圖畫出邏輯圖編輯課件4第四章第四章 常用組合邏輯器件常用組合邏輯器件1 1掌握編碼器、譯碼器、數(shù)據(jù)選擇器、數(shù)值比較器、掌握編碼器、譯碼器、數(shù)據(jù)選擇器、數(shù)值比較器、加法器等組合邏輯器件的邏輯功能及其應(yīng)用。熟悉加法器等組合邏輯器件的邏輯功能及其應(yīng)用。熟悉7413874138、7415174151芯片的邏輯功能。(注意:輸入輸出芯片的邏輯功能。(注意:輸入輸出端數(shù)的關(guān)系

5、,框圖表示法,編號的對應(yīng)關(guān)系)端數(shù)的關(guān)系,框圖表示法,編號的對應(yīng)關(guān)系)2 2會用數(shù)據(jù)選擇器設(shè)計組合邏輯函數(shù);會用二進(jìn)制譯會用數(shù)據(jù)選擇器設(shè)計組合邏輯函數(shù);會用二進(jìn)制譯碼器設(shè)計組合邏輯函數(shù)。碼器設(shè)計組合邏輯函數(shù)。 編輯課件5第五章第五章 觸發(fā)器觸發(fā)器1 1觸發(fā)器是雙穩(wěn)態(tài)電路。是記憶單元。根據(jù)觸發(fā)器是雙穩(wěn)態(tài)電路。是記憶單元。根據(jù)邏輯功能邏輯功能的不同,觸發(fā)器可分為:的不同,觸發(fā)器可分為: (1) RS(1) RS觸發(fā)器觸發(fā)器 (2) JK(2) JK觸發(fā)器觸發(fā)器 (3) D(3) D觸發(fā)器觸發(fā)器 (4) T(4) T觸發(fā)器觸發(fā)器 (TT觸發(fā)器觸發(fā)器 ) 熟練掌握各觸發(fā)器的真值表和特征方程。熟練掌握各

6、觸發(fā)器的真值表和特征方程。2 2按照按照觸發(fā)方式觸發(fā)方式不同,觸發(fā)器可分為:不同,觸發(fā)器可分為: (1) (1) 基本基本RS觸發(fā)器。觸發(fā)器。(2) (2) 同步觸發(fā)器。同步觸發(fā)器。 (3) (3) 主從觸發(fā)器。主從觸發(fā)器。 (4) (4) 邊沿觸發(fā)器。邊沿觸發(fā)器。3 3利用特征方程可實現(xiàn)不同功能觸發(fā)器間邏輯功能的利用特征方程可實現(xiàn)不同功能觸發(fā)器間邏輯功能的 相互轉(zhuǎn)換。相互轉(zhuǎn)換。編輯課件6第六章第六章 時序邏輯電路的分析時序邏輯電路的分析1 1熟練掌握時序邏輯電路的分析方法:邏輯熟練掌握時序邏輯電路的分析方法:邏輯圖圖時鐘方程(異步)、驅(qū)動方程、輸出方時鐘方程(異步)、驅(qū)動方程、輸出方程程狀態(tài)

7、方程狀態(tài)方程狀態(tài)轉(zhuǎn)換真值表狀態(tài)轉(zhuǎn)換真值表狀態(tài)轉(zhuǎn)換狀態(tài)轉(zhuǎn)換圖和時序圖圖和時序圖邏輯功能。邏輯功能。編輯課件7第七章第七章 常用時序邏輯器件常用時序邏輯器件1 1計數(shù)器是一種常用的時序邏輯器件。計數(shù)器能用計數(shù)器是一種常用的時序邏輯器件。計數(shù)器能用于統(tǒng)計輸入脈沖的個數(shù)、定時、分頻等。掌握計數(shù)于統(tǒng)計輸入脈沖的個數(shù)、定時、分頻等。掌握計數(shù)器的邏輯功能和應(yīng)用。器的邏輯功能和應(yīng)用。3 3寄存器是一種常用的時序邏輯器件。掌握數(shù)碼寄存器是一種常用的時序邏輯器件。掌握數(shù)碼寄存器和移位寄存器的工作原理。寄存器和移位寄存器的工作原理。2 2能夠設(shè)計異步的二進(jìn)制加、減計數(shù)器。熟悉能夠設(shè)計異步的二進(jìn)制加、減計數(shù)器。熟悉7

8、416174161、7429074290芯片的邏輯功能。能夠用已有的芯片的邏輯功能。能夠用已有的M進(jìn)進(jìn)制集成計數(shù)器構(gòu)成制集成計數(shù)器構(gòu)成N( (任意任意) )進(jìn)制的計數(shù)器。進(jìn)制的計數(shù)器。編輯課件8 第八章第八章 半導(dǎo)體存儲器和可編程邏輯器件半導(dǎo)體存儲器和可編程邏輯器件1.了解了解RAM的基本組成和工作原理。掌握容量的計算;的基本組成和工作原理。掌握容量的計算; 會分析地址單元、存儲單元、地址輸入端、數(shù)據(jù)端、會分析地址單元、存儲單元、地址輸入端、數(shù)據(jù)端、 字長等之間的關(guān)系;會分析輸入字長等之間的關(guān)系;會分析輸入/輸出控制電路。輸出控制電路。2.了解了解ROM電路的基本組成。電路的基本組成。3.了解

9、了解PLD的基本表示方法。的基本表示方法。編輯課件9第九章第九章 脈沖波形的產(chǎn)生和變換脈沖波形的產(chǎn)生和變換1.1.熟悉熟悉555555集成定時器的各管腳。熟練掌握集成定時器的各管腳。熟練掌握555555定時器定時器的邏輯功能。的邏輯功能。2.2.熟悉由熟悉由555555集成定時器構(gòu)成的單穩(wěn)態(tài)電路、多諧振蕩集成定時器構(gòu)成的單穩(wěn)態(tài)電路、多諧振蕩電路、施密特電路;掌握三種電路的工作原理及各電路、施密特電路;掌握三種電路的工作原理及各電路指標(biāo)的分析計算;會分析三種電路的應(yīng)用電路。電路指標(biāo)的分析計算;會分析三種電路的應(yīng)用電路。編輯課件10 2.1 半導(dǎo)體二極管例:電路如圖所示,已知例:電路如圖所示,已知

10、E=5V,Vi=10sintV, 二極管的正向壓降可忽略不計,試畫出二極管的正向壓降可忽略不計,試畫出Vo的波形的波形解:解:V Vi itt0 0V Vi iV Vo oR RD DE E+ +- -+ +- -v vo ott0 05v5v10v10v5v5v編輯課件11 2.1 半導(dǎo)體二極管例:判斷例:判斷D D的狀態(tài),求的狀態(tài),求V VAO AO 。D D為恒壓模型,為恒壓模型,V VD D=0.7V=0.7VR RD DD D1 1D D2 2D D1 1D D2 2A AO OA AO OA AO O6v6v12v12v6v6v3v3v6v6v3v3v(a)(a)(b)(b)(c)

11、(c)解解: :(a)(a)先假設(shè)先假設(shè)D D截止截止判斷出判斷出D D正向偏置正向偏置D D導(dǎo)通,導(dǎo)通,V VAOAO=-11.3v=-11.3v(b)(b)先假設(shè)先假設(shè)D D1 1D D2 2截止截止判斷出判斷出D D1 1正偏正偏D D2 2反偏反偏D D1 1導(dǎo)通導(dǎo)通D D2 2截止截止V VAOAO=-0.7v=-0.7v(c)(c)先假設(shè)先假設(shè)D D1 1D D2 2截止截止D D1 1D D2 2均正偏均正偏D D2 2優(yōu)先導(dǎo)通優(yōu)先導(dǎo)通D D1 1截止截止V VAOAO=5.3v=5.3v編輯課件1210v18k2kD140K10K25K5K15V-+ACB2.4.4VVA115

12、1401010CBCBVVVVVBC1101822VVC5 . 2152555VVB5 . 15 . 21BAVV截止D解解:編輯課件13 2.2 半導(dǎo)體三極管6v0v5.4v-2.3v-5v-2.1v例例: 判斷放大管判斷放大管 管腳、極性、材料管腳、極性、材料(a)(b)例:判別三極管的例:判別三極管的 工作狀態(tài)工作狀態(tài)編輯課件14 2.2 半導(dǎo)體三極管+V+T123cbeRRbCCVIiBiCC四四.三極管電路的分析方法三極管電路的分析方法(1)首先判斷發(fā)射結(jié)是否正偏。判斷首先判斷發(fā)射結(jié)是否正偏。判斷 方法如同二極管的判別。如果發(fā)射結(jié)方法如同二極管的判別。如果發(fā)射結(jié) 正偏,管子導(dǎo)通;否則

13、截止。正偏,管子導(dǎo)通;否則截止。 (2)如果管子導(dǎo)通,計算電路中最大如果管子導(dǎo)通,計算電路中最大 集電極電流集電極電流I ICMCM=I=ICS CS ( (飽和集電極電流)飽和集電極電流) 則飽和基極電流則飽和基極電流 I IBSBS=I=ICSCS/ / 。計算電路中。計算電路中I IB B。若若IBIBS 則飽和導(dǎo)通。則飽和導(dǎo)通。 另另(2)* 如果管子導(dǎo)通,計算出電路中的如果管子導(dǎo)通,計算出電路中的IB。 假設(shè)管子在放大區(qū),假設(shè)管子在放大區(qū), IC=IIB. B. V VCECE=V=VCCCC-I-IC CR RL L 若若V VCECEVVCES CES 則放大導(dǎo)通;若則放大導(dǎo)通;

14、若V VCECEVB.ABV DV D3 3 D D2 2 D D1 1 D D0 00 0 0 1 0 00 1 0 0 是原碼是原碼 .AB.A編輯課件376.2 時序邏輯電路的分析方法時序邏輯電路的分析方法狀態(tài)方程:狀態(tài)方程:nnnQQDQ10010nnQDQ0111nnQDQ1212Q2nQ1nQ0nQ2n+1Q1n+1Q0n+1 0 0 0 0 0 1 0 0 1 0 1 0 0 1 0 1 0 0 0 1 1 1 1 0 1 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 1 1 1 1 1 0狀態(tài)表狀態(tài)表000001010101100110011111狀態(tài)圖:

15、狀態(tài)圖:Q2Q1Q0l注意注意: :狀態(tài)個數(shù)和觸發(fā)器個數(shù)之間的關(guān)系。狀態(tài)個數(shù)和觸發(fā)器個數(shù)之間的關(guān)系。編輯課件386.2 時序邏輯電路的分析方法時序邏輯電路的分析方法畫時序圖:畫時序圖:000001010101100110011111Q2Q1Q0cpQ0Q1Q2可自啟動的脈沖分配器可自啟動的脈沖分配器編輯課件39CP1 1= =Q0 0三、異步時序邏輯電路的分析舉例三、異步時序邏輯電路的分析舉例例:例:試分析如圖所示的時序邏輯電路試分析如圖所示的時序邏輯電路具體分析如下:具體分析如下:(1 1)寫出各邏輯方程式。)寫出各邏輯方程式。時鐘方程:時鐘方程:CP0 0= =CPC1FF01D1FFC1

16、1DCP0QQ1Z&6.2 時序邏輯電路的分析方法時序邏輯電路的分析方法 輸出方程:輸出方程:nnQQZ01 各觸發(fā)器的驅(qū)動方程:各觸發(fā)器的驅(qū)動方程:nQD00 nQD11 (2)將各驅(qū)動方程代入)將各驅(qū)動方程代入D觸發(fā)器的特性方程,得各狀態(tài)方程:觸發(fā)器的特性方程,得各狀態(tài)方程:cpQDQnn0010Q01111nnQDQ編輯課件40(3)作狀態(tài)轉(zhuǎn)換表。)作狀態(tài)轉(zhuǎn)換表。cpQDQnn0010Q01111nnQDQ現(xiàn)現(xiàn) 態(tài)態(tài)次次 態(tài)態(tài)輸輸 出出時鐘脈沖時鐘脈沖Q1 n Q0 n Q1 n+1 Q0 n+1 ZCP1 CP0 0 0 1 0 0 0 110 1 00 1 010 1 101

17、 6.2 時序邏輯電路的分析方法時序邏輯電路的分析方法nnQQZ01 (4 4)作狀態(tài)轉(zhuǎn)換圖、時序圖。)作狀態(tài)轉(zhuǎn)換圖、時序圖。Q/0/0/110111000Q/001編輯課件41(5 5)邏輯功能分析)邏輯功能分析是一個是一個4進(jìn)制減法計數(shù)器,進(jìn)制減法計數(shù)器,Z是借位信號。是借位信號。Q/0/0/110111000Q/001CPZ1QQ06.2 時序邏輯電路的分析方法時序邏輯電路的分析方法編輯課件42一、二進(jìn)制計數(shù)器一、二進(jìn)制計數(shù)器1 1二進(jìn)制異步計數(shù)器二進(jìn)制異步計數(shù)器 (1 1)二進(jìn)制異步加法計數(shù)器)二進(jìn)制異步加法計數(shù)器u工作原理:工作原理: 每來一個每來一個CP的上升沿時,的上升沿時,F(xiàn)F

18、0向相反的狀態(tài)翻轉(zhuǎn)一次;向相反的狀態(tài)翻轉(zhuǎn)一次; 每當(dāng)每當(dāng)Q0由由1變變0,F(xiàn)F1向相反的狀態(tài)翻轉(zhuǎn)一次;向相反的狀態(tài)翻轉(zhuǎn)一次; 每當(dāng)每當(dāng)Q1由由1變變0,F(xiàn)F2向相反的狀態(tài)翻轉(zhuǎn)一次。向相反的狀態(tài)翻轉(zhuǎn)一次。7.1 計數(shù)器計數(shù)器cpCR1D1D1DRRRQ0Q1Q2FF0FF1FF2編輯課件43三、集成計數(shù)器的應(yīng)用三、集成計數(shù)器的應(yīng)用(1 1)并行進(jìn)位)并行進(jìn)位例:用兩片例:用兩片4 4位二進(jìn)制加法計數(shù)器位二進(jìn)制加法計數(shù)器7416174161采用并行進(jìn)位方式構(gòu)成采用并行進(jìn)位方式構(gòu)成的的8 8位二進(jìn)制同步加法計數(shù)器,模為位二進(jìn)制同步加法計數(shù)器,模為161616=25616=256。1 1計數(shù)器的級聯(lián):

19、用計數(shù)器的級聯(lián):用M M進(jìn)制計數(shù)器,構(gòu)成進(jìn)制計數(shù)器,構(gòu)成N N進(jìn)制計數(shù)。進(jìn)制計數(shù)。N MN M3Q2QETCP0D1D2D3DRCO1Q0Q74161(1)EPRDDLD13DD3DCPQ Q00RCO74161(2)L21ETQDQR2DEP111計數(shù)脈沖清零脈沖0132Q Q Q Q4576Q Q Q Q7.1 計數(shù)器計數(shù)器編輯課件44(2 2)串行進(jìn)位)串行進(jìn)位 例:用兩片例:用兩片74161采用串行進(jìn)位方式構(gòu)成采用串行進(jìn)位方式構(gòu)成8位二進(jìn)制異步計數(shù)器。位二進(jìn)制異步計數(shù)器。7.1 計數(shù)器計數(shù)器QAQBQCQDRCOETEPA B C DLDRD74161(1)QAQBQCQDRCOETE

20、PA B C DLDRD74161(2)1cp1111計數(shù)輸入計數(shù)輸入編輯課件45(3)用計數(shù)器的輸出端作進(jìn)位)用計數(shù)器的輸出端作進(jìn)位有的集成計數(shù)器沒有進(jìn)位有的集成計數(shù)器沒有進(jìn)位/借位輸出端,這時可根據(jù)具體情況,借位輸出端,這時可根據(jù)具體情況,用計數(shù)器的輸出信號用計數(shù)器的輸出信號Q3、Q2、Q1、Q0產(chǎn)生一個進(jìn)位產(chǎn)生一個進(jìn)位/借位。借位。例:用兩片例:用兩片74290采用串行進(jìn)位方式組成的二位采用串行進(jìn)位方式組成的二位8421BCD碼十進(jìn)制加法計數(shù)器。模為碼十進(jìn)制加法計數(shù)器。模為1010=1003Q2Q1Q0Q74290(1)CP1CP2R0(2)R0(1)R9(1)9(2)RQ0Q12QQ3

21、74290(2)CP1CP20(2)RR0(1)9(1)RR9(2)計數(shù)脈沖置數(shù)脈沖清零脈沖個位輸出十位輸出01Q2QQ3Q01Q2QQ3Q7.1 計數(shù)器計數(shù)器編輯課件462 2組成任意進(jìn)制計數(shù)器組成任意進(jìn)制計數(shù)器(1)反饋清零法)反饋清零法適用于具有適用于具有異步清零端異步清零端的集成計數(shù)器。的集成計數(shù)器。例:用集成計數(shù)器例:用集成計數(shù)器74161和與非門組成的和與非門組成的6進(jìn)制計數(shù)器。進(jìn)制計數(shù)器。Q2EPD2CPETQ計數(shù)脈沖DR1RCO0QQQ11DQLD7416123110D3D0QQ3&7.1 計數(shù)器計數(shù)器0001001101101010001010000101100101

22、00Q1101111101110Q31011Q100001100Q20111編輯課件47(2)反饋置數(shù)法)反饋置數(shù)法7.1 計數(shù)器計數(shù)器QAQBQCQDRCOETEPA B C DLDRD74161cp1計數(shù)輸入計數(shù)輸入&(1)構(gòu)成)構(gòu)成6進(jìn)制進(jìn)制QAQBQCQDRCOETEPA B C DLDRD74161cp1&(2)構(gòu)成)構(gòu)成8421BCD循環(huán)碼循環(huán)碼(3)構(gòu)成余)構(gòu)成余3碼循環(huán)碼產(chǎn)生電路碼循環(huán)碼產(chǎn)生電路編輯課件48l組成序列信號發(fā)生器組成序列信號發(fā)生器序列信號:在時鐘脈沖作用下產(chǎn)生的一串周期性二值數(shù)字信號。序列信號:在時鐘脈沖作用下產(chǎn)生的一串周期性二值數(shù)字信號。例:分析

23、用例:分析用74161及門電路構(gòu)成序列信號發(fā)生器。及門電路構(gòu)成序列信號發(fā)生器。其中其中74161與與G1構(gòu)成了一個模構(gòu)成了一個模5計數(shù)器。計數(shù)器。3Q2QETCP0D1D2D3DRCO1Q0Q74161EPRDDL11&ZCP&1G1G2G30132Q Q Q Q01010Z輸出輸出0 0 1 0 1 00 1 11 0 00 0 0 Q1 n+1 Q1 n+1 Q0 n+1 次次 態(tài)態(tài)0 0 0 0 0 10 1 00 1 11 0 0 Q2 n Q1 n Q0 n 現(xiàn)現(xiàn) 態(tài)態(tài)有效狀態(tài)表有效狀態(tài)表7.1 計數(shù)器計數(shù)器nnQQZ20因此,這是一個因此,這是一個01010序列信號

24、發(fā)生器,序列長度為序列信號發(fā)生器,序列長度為5。編輯課件49 例例 試用計數(shù)器試用計數(shù)器74161和八選一數(shù)據(jù)選擇器設(shè)計一個和八選一數(shù)據(jù)選擇器設(shè)計一個01100011序列發(fā)生器。序列發(fā)生器。 解:解:由于序列長度為由于序列長度為8,故將,故將74161構(gòu)成模構(gòu)成模8計數(shù)器,并選計數(shù)器,并選用數(shù)據(jù)選擇器用數(shù)據(jù)選擇器74151產(chǎn)生所需序列產(chǎn)生所需序列。112DD0RETDEPDLCPQQ31741613QD1RCO2QD0CP1DZ2D74151D6DDDG74Y3D150DY0A1A2A111100007.1 計數(shù)器計數(shù)器編輯課件50也可作為環(huán)形計數(shù)器:電路簡單,也可作為環(huán)形計數(shù)器:電路簡單,N

25、位移位寄存器可以計位移位寄存器可以計N個數(shù),實現(xiàn)模個數(shù),實現(xiàn)模N計數(shù)器。狀態(tài)為計數(shù)器。狀態(tài)為1的輸出端的序號等于計的輸出端的序號等于計數(shù)脈沖的個數(shù),通常不需要譯碼電路。數(shù)脈沖的個數(shù),通常不需要譯碼電路。0Q1QS3D2D1D0D2Q3Q74194SRDCPDSLSRD01111000START0Q31000Q0100Q2Q0010100017.2 寄存器和移位寄存器寄存器和移位寄存器l構(gòu)成循環(huán)移位寄存器構(gòu)成循環(huán)移位寄存器編輯課件5126VCCRDO5553vI2I1v84v7RVCCC150.01FC1vCvI2C3VCCvttOOttOvvOtIVCC01tW9.2 9.2 單穩(wěn)態(tài)觸發(fā)器單穩(wěn)態(tài)觸發(fā)器u該單穩(wěn)態(tài)電路不可重復(fù)觸發(fā)。該單穩(wěn)態(tài)電路不可重復(fù)觸發(fā)。CRVVVtCCCCCCW1 . 13ln320ln11編輯課件529.2 9.2 單穩(wěn)態(tài)觸發(fā)器單穩(wěn)態(tài)觸發(fā)器26VCCRDO5553vI2I1v84v7RVCCC150.01 FC1vCvI可

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論