




下載本文檔
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、第3章 數字電路學習要求熟悉CMOS邏輯門的構成和特性參數了解TTL邏輯門的構成和特性參數了解有關數字電路電氣方面的基礎知識,以便構建出符合實際要求的電路和系統了解CMOS電路電氣特性的幾個指標熟悉噪聲容限、扇入、扇出等含義掌握影響速度的兩個因素:轉換時間與傳播速度 理解三態門、傳輸門、漏極開路門等工作原理學習內容邏輯信號與門電路邏輯系列CMOS邏輯CMOS電路的電氣特性和動態電氣特性三態門、傳輸門、漏極開路門雙極邏輯晶體管-晶體管邏輯TTL系列目的掌握有關數字電路電氣方面的堅實的工作知識,構建出實際電路和系統作業3.15,3.19,3.21,3.37, 3.38, 3.61,3.80,3.8
2、3思考1、普通門能進行線與連接嗎?2、不同的CMOS邏輯門不用的輸入端的處理?3、不同的TTL邏輯門不用的輸入端的處理?4、三態門與漏極開路門結合應用舉例中,如何保證使能端只能有一位輸入而同時禁止其它位3.1 邏輯信號與門電路數字邏輯(digital logic)將物理量實際值的無窮集映射為兩個子集,對應于2個可能的數或邏輯值(logic values):0和1,優點:隱藏了模擬世界的缺陷。通過采用開關代數、表及其他抽象方法來描述電路中簡單的0和1運算,就可以對數字邏輯電路進行功能上的分析與設計。通常,稱邏輯值0或1為二進制數字(binary digit)或一位(b i t)若應用中需要兩個以
3、上的離散值,可增加位數,n位數可代表2n個不同的組合值。關于0和1、高和低低:代數上表示低電壓范圍的信號,解釋為邏輯0;高:代數上表示高電壓范圍的信號,解釋為邏輯1。正邏輯(positive logic)用0對應低、1對應高負邏輯(negative logic)1對應低、0對應高(不太常用)邏輯電路可簡單地表示為具有一定數目輸入輸出端的“黑匣子”數字電路分類組合電路時序電路組合電路-輸出只依賴于當前輸入的邏輯電路其運算操作可由真值表(truth table)完全描述真值表是一種由邏輯變量所有可能的取值組合與對應的邏輯函數值所構成的表格.時序電路-輸出不僅依賴于當前輸入、還依賴于過去輸入的順序(
4、有記憶的電路)電路的特性可由狀態表(state table)和狀態圖(狀態表的另一種表示形式)來描述。狀態表列出了電路的輸出和下一狀態,而此時的輸出和狀態是當前狀態和輸入的函數。次 態 y2 (n+1)y1 (n+1)0 00 11 01 1現 態 y2 y1 x = 0 x = 10 11 01 10 01 10 00 11 00001101101100110 x3種基本邏輯函數“與”(A N D)、“或”(O R)和“非”(N O T)能夠用來構建任何組合數字邏輯電路“簡單邏輯門電路”的功能 與門(A N D g a t e):當且僅當所有輸入為1時,產生輸出1。 或門(O R g a t
5、 e):當且僅當一個或多個輸入為1時,就產生輸出1。 非門(N O T g a t e):通常稱為反相器(i n v e r t e r),它產生一個與輸入值相反的輸出。反相器符號輸出處的小圓圈稱為反相圈,表示“反相”特性復合邏輯門電路 復合門在邏輯功能上是簡單邏輯門的組合,實際性能上有所提高。常用的復合門有與非門,或非門、與或非門和異或門等。(a) 異或門 (b) 異或非門定時圖(timing diagram)顯示了電路如何對時變模式的輸入信號產生響應。邏輯信號在0和1之間的變化不是立即發生的,而且輸出對輸入變化的響應會有一點延遲3.2 邏輯系列設計電子邏輯電路的方法有很多2 0世紀3 0年
6、代貝爾實驗室開發的第一部電控邏輯電路是基于繼電器邏輯的 2 0世紀4 0年代中期的首部電子數字計算機( E n i a c)是基于真空管的邏輯電路。2 0世紀5 0年代末期發明的半導體二極管和雙極結型晶體管2 0世紀6 0年代發明的集成電路(integrated circuit, IC)將二極管、晶體管以及其他元件都制作在一塊芯片上,2 0世紀6 0年還出現了第1個集成電路邏輯系列。2 0世紀6 0年首先出現的T T L2 0世紀9 0年代,T T L已基本被C M O S所取代2 0世紀8 0年代中期開始, M O S電路,尤其是互補M O S(complementary MOS)的進步,大
7、大提高了其性能和通用性新的大規模集成電路,如微處理器和存儲器,大多采用C M O S電路采用T T L邏輯系列設計的小、中規模應用場合,現在則也有可能采用C M O S器件,C M O S電路能實現同樣的功能,而速度更高、功耗更低 C M O S電路已占領了絕大部分世界I C市場C M O S邏輯是最容易理解并最適合商業數字邏輯技術的邏輯3.3 CMOS邏輯電平:電壓等級的高或低高電平:+5v (TTL邏輯理想情況下)低電平: 0v(TTL邏輯理想情況下)正邏輯:高電平用1表示,低電平用0表示典型的C M O S邏輯電路在5 V電源下工作,MOS晶體管M O S晶體管可被模型化為一種3端子壓控
8、電阻器件,將輸入電壓加到一個端子上,去控制其他兩端子間的電阻工作狀態電阻特別高(即晶體管“斷開”狀態)或特別低(即晶體管“導通”狀態)M O S晶體管分類n溝道型和p溝道型。M O S晶體管的柵極具有非常高的阻抗無論柵電壓如何,igs、isd0,Rgs、Rgd ,(大于兆歐)。流過這個電阻的電流非常小,典型值為低于1微安(A ,1 0-6A),該電流被稱為漏電流M O S晶體管的柵與源和漏之間有電容性耦合基本的C M O S反相器電路N M O S和P M O S晶體管以互補的方式共用就形成C M O S邏輯VinVoutVdd=+5.0VQ2 p溝道Q1 n溝道INOUT圖3-10 CMOS
9、反相器電路原理圖和邏輯符號VinQ1Q2Vout0.0(L)offon5.0(H)5.0(H)onoff0.0(L)電路功能Q2 p溝道,當in為低電平時“導通”Q1 n溝道,當Vin為高電平時“導通”“與非門”和“或非門”與非門或非門C M O S與非門和或非門具有不同的性能。對于相同的硅面積, n溝道晶體管的“導通”電阻比p溝道晶體管的要低當晶體管串聯時, k個n溝道晶體管的“導通”電阻比k個p溝道晶體管的“導通”電阻低結果, k輸入的與非門通常比k輸入的或非門速度更快扇入在特定的邏輯系列中,門電路所具有的輸入端的數目,被稱為該邏輯系列的扇入實際上串聯晶體管“導通”電阻的可加性限制了C M
10、 O S門的扇入數典型地,或非門最多可有4個輸入,與非門最多可有6個輸入。非反相門CMOS“與或非”門AOI和“或與非”門OAIC M O S“與或非”門( A O I)、“或與非”門( O A I)的速度及其他電氣特性,與單獨的C M O S與非門或者或非門很具有可比性。可在一級延遲下實現二級邏輯(與-或”或“或-與”)一般使用“與或非”門由于許多硬件描述語言( H D L)綜合工具能在合適條件下,自動地將與/或邏輯轉化為與或非門,所以CMOS VLSI器件內部通常都使用這些門電路3.4 CMOS電路的電氣特性 CMOS電路的電氣特性提供在很多場合下適用的工程設計容限(engineering
11、 design margins)這是電路在最壞的條件下仍能正常工作的保證有關CMOS電路的電氣特性參數包括:邏輯電壓電平、直流噪聲容限、扇出、速度、噪聲、靜電放電、漏極開路輸出、三態輸出CMOS穩態電氣特性邏輯電壓電平正常條件下運作的C M O S器件,能確保產生的輸出電壓電平處在定義好的“低”和“高”電壓范圍內,而且能夠在更寬的范圍內識別“低”和“高”的輸入電壓電平定義:低輸入電平2.4V 高輸入電平2 . 6伏 2.4 V2.6 V,反相器產生非邏輯輸出電壓。工程實踐表明,對低態和高態,應采用更為保守的規格。用如表3 - 3所列出的數據表來說明這些參數,參數定義如下:VO H m i n
12、輸出為高態時的最小輸出電壓。VI H m i n 能保證被識別為高態時的最小輸入電壓。VI L m a x 能保證被識別為低態時的最大輸入電壓。VO L m a x 輸出為低態時的最大輸出電壓。輸入電壓主要由兩種晶體管的開關門限電壓決定輸出電壓主要由晶體管的“導通”電阻決定。典型C M O S邏輯系列( H C系列)的保守規格供電軌道電源電壓VC C與“地”之間的通路C M O S電平就是典型的供電軌道的函數:VOHmin VCC-0.1 VVIHmin VCC的7 0 %VILmax VCC的3 0 %VOLmax 地+0.1 V表3 - 3中的VOHmin為4.4 V,比VCC僅下降了0.
13、1 V,這是在VCC最小值(5 . 0-10% = 4.5 V)條件下指定的最壞值。直流噪聲容限是一種對噪聲程度的度量,表示多大的噪聲會使最壞輸出電壓被破壞成為不可識別的輸入值非負的直流噪聲容限能確保:由輸出所產生的低電壓最高值,總是要比可靠地解釋為“低”的輸入最高值還要低;而輸出所產生的高電壓最低值,總是要比可靠地解釋為“高”的輸入最低值還要高HC系列C M O S的低態狀態,低態直流噪聲容限=VILmax-VOLmax= 1.35 V -0 . 1 V=1.25 V高態直流噪聲容限=VOHmin-VIHmin =(4.5-0.1)-4.570%=4.4-3.15=1.25v通常,驅動其他C
14、 M O S輸入時,C M O S輸出的直流噪聲容限都非常好。IIH 高態時流入輸入端的最大電流。IIL 低態時流入輸入端的最大電流。表3 - 3中所示的H C 0 0的輸入電流僅為 1 A 。C M O S器件的功耗遠遠小于雙極邏輯電路(如T T L和E C L)VOHmin3.5VVIHmin 1VOLmax1.5VVILmax 001VOHmin 輸出為高態時的最小輸出電壓。VIHmin 能保證被識別為高態時的最小輸入電壓。VILmax 能保證被識別為低態時的最大輸入電壓。VOLmax 輸出為低態時的最大輸出電壓。實際上是給出各種輸出狀態(高態或低態)下的最大負載,并確保該負載下最壞情況
15、的輸出電壓。負載以電流的形式給出:IOLmax 輸出低態且仍能維持輸出電壓不大于VOLmax時,輸出端能吸收的最大電流。IOHmax 輸出高態且仍能維持輸出電壓不小于VOHmin時,輸出端可提供的最大電流。當電流從電源流經負載、再流進器件輸出端到地時,就稱器件輸出是吸收電流當電流從電源流出器件輸出端、再經負載到地時,就稱器件輸出是提供電流扇出邏輯門的扇出(f a n o u t)是指該門電路在不超出其最壞情況負載規格的條件下,能驅動的輸入端個數。扇出不僅依賴于輸出端的特性,還依賴于它驅動的輸入端的特性。如果與輸出相連的輸入數目過多,則電路的直流噪聲容限將變得不合適。扇出還會影響輸出在不同狀態間
16、的轉換速度扇出的計算必須考慮輸出的兩種可能狀態:高電平狀態和低電平狀態門電路的總扇出是高態扇出和低態扇出中的較小值。表3-4中是2 0直流扇出輸出在“常態”(高或低)時能驅動的輸入端數目交流扇出輸出端對寄生電容的充放電能力即使直流扇出能滿足規格,要驅動大量輸入端的C M O S輸出,不一定能滿意地實現從低態到高態(或者相反)的轉換,所以,必須考慮交流扇出不用的輸入端方法4:將不用的輸入端直接連接到電源或地上。注意:不用的C M O S輸入端絕不能懸空3.6 CMOS動態電氣特性C M O S器件的速度和功耗在很大程度上取決于器件及其負載的動態特性,即輸出端在不同狀態間轉換時電路的行為速度CMO
17、S 電路的輸出在低/高電壓之間轉換的速度,依賴于器件的內部結構及它要驅動的其他器件的特性,甚至受到與輸出相連的連線或印制電路板上的線跡的影響,它取決于兩個特性:轉換時間和傳播延遲轉換時間邏輯電路的輸出從一種狀態變為另一種狀態所需的時間,需要時間為其驅動的連線或其他部件的寄生電容充電上升時間tr輸出從低態到高態的轉換時間 下降時間tf從高態到低態的轉換時間上升時間和下降時間很可能不相同。(a) 零時間轉換的理想情況(b) 更接近現實的近似(c) 實際的時序(表示出上升和下降時間)決定C M O S輸出的上升和下降時間主要的兩個因素:晶體管的“導通”電阻和負載電容。寄生電容有時也稱為電容負載(capacitive load)或交流負載(AC load)。傳播延遲信號通路(signal path)一個特定輸入信號到邏輯元件的特定輸出信號所經歷的電氣通路傳播延遲(tp, propagation delay)指從輸入信號變化到產生輸出信號變化所需的時間。tpHL:輸出從高到低變化時,輸入變化引起相應輸出變化的時
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 寵物狗血尿治療-寵物狗貧血治療方法
- 2025年測風塔市場分析報告
- 中國橡膠板、管、帶制造項目創業計劃書
- 安全方案培訓課件
- 車輛代理代辦合同協議書
- 中國帶蓋方型垃圾桶行業市場前景預測及投資價值評估分析報告
- 合同違約免責協議書范本
- 門店全屋定制合同協議書
- 長春健身器材設備項目商業計劃書-圖文
- 2025年工藝美術專業建設的可行性論證報告
- 浙江省2024年中考英語模擬試卷(含答案)
- 國開2024春《人文英語4》第5-8單元作文練習參考答案
- 2024建筑工程施工承包人工費合同書
- 社工招聘筆試考試試題及答案
- 四川省成都市2024年七年級下學期期末數學試題附答案
- 思辨與創新智慧樹知到期末考試答案章節答案2024年復旦大學
- MOOC 算法設計與分析-武漢理工大學 中國大學慕課答案
- 2023重癥血液凈化血管通路的建立與應用中國專家共識
- 2024年廣東省網格員招聘理論考試復習題庫(含答案)
- 植物的植物生物技術
- 人口社會學(楊菊華 第二版) 課件 第8-14章 婚姻家庭-人口特征與民生發展
評論
0/150
提交評論