利用D觸發器構成計數器-d觸發器計數器_第1頁
利用D觸發器構成計數器-d觸發器計數器_第2頁
利用D觸發器構成計數器-d觸發器計數器_第3頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、數字電路實驗設計:D觸發器組成的4位異步二進制加法計數器、選用芯片74LS74,管腳圖如下:說明:74LS74是上升沿觸發的雙D觸發器,D觸發器的特性方程為夕必二D二、設計方案:用觸發器組成計數器。觸發器具有0和1兩種狀態,因此用一個觸發器就可以表示一位二進制數。如果把n個觸發器用起來,就可以表示n位二進制數。對于十進制計數器,它的10個數碼要求有10個狀態,要用4位二進制數來構成。下圖是由D觸發器組成的4位異步二進制加法計數器。、實驗臺:QoQiQ四、布線:1、將芯片(1)的引腳4、10連到2、將芯片(2)的引腳4、10連到3、將芯片(1)的引腳10和芯片(2)的引腳10連到一4、將芯片(1

2、)的引腳10連到+5V;5、將芯片(1)的引腳1、13連到6、將芯片(2)的引腳1、13連到7、將芯片(1)的引腳13和芯片(2)的引腳13連到8、將芯片(1)的引腳13連到+5V;9、將芯片(1)的引腳3接到時鐘仔號CP10、將芯片(1)的引腳2、6接到一起,再將引腳2接到引腳1111、將芯片(1)的引腳8、12接到一起,再將芯片(1)的引腳8接到芯片(2)的引腳312、將芯片(2)的引腳2、6接到一起,再將引腳6接到引腳1113、將芯片(1)的引腳5、9分別接到Q、Q,再將芯片(2)的引腳5、9分別接到Q、Q14、分別將兩芯片的14腳接電源+5V,分別將兩芯片的7腳接地0V。五、驗證:接通電源on,默認輸出原始狀態0000每輸入一個CP信號(單擊CR,的狀態就會相應的變化,變化規律為0000(原始狀態)、1000、0100、1100、0010、1010、0110、1110、000

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論