




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
(完整word版)三輸入與或門設計(完整word版)三輸入與或門設計(完整word版)三輸入與或門設計《集成電路版圖設計》實驗(一):三輸入與或門設計一.設計目的1、掌握使用Ledit軟件繪制基本的元器件單元版圖。2、掌握數字電路基本單元CMOS版圖的繪制方法,并利用CMOS版圖設計簡單的門電路,然后對其進行基本的DRC檢查。3、學習標準邏輯單元的版圖繪制。二.設計原理(一)設計步驟:1、設計參數設置:包括工藝參數設置(理解TechnologyUnit和TechnologySetup的關系)、柵格設置(理解顯示柵格、鼠標柵格和定位柵格)、選擇參數設置等2、布局布線:安排各個晶體管、基本單元、復雜單元在芯片上的位置,并且設計走線,實現管間、門間、單元間的互連。4、尺寸確定:確定晶體管尺寸(W、L)、互連尺寸(連線寬度)以及晶體管與互連之間的相對尺寸等(此次實驗可以忽略)。5、版圖編輯(LayoutEditor):規定各個工藝層上圖形的形狀、尺寸和位置。6、布局布線(Placeandroute):給出版圖的整體規劃和各圖形間的連接。7、版圖檢查(LayoutCheck):設計規則檢驗(DRC,DesignRuleCheck),能夠找到DRC規則在版圖的應用點。(二)設計目標:1、滿足電路功能、性能指標、質量要求。2、盡可能達到面積的最小化,以提高集成度,降低成本。3、盡可能縮短連線,以減少復雜度,縮短延時、改善可靠性.三.設計內容用CMOS工藝設計一個三輸入與或門F=A+B﹡C,進行基本的DRC檢查。四。評價標準本次的實驗作業旨在讓同學通過親身實踐,對所學的CMOS集成電路設計有一個更系統更全面的了解,并且通過軟件的使用,達到將來參與電路設計工作的的入門練習作用.五.部分設計規則描述設計規則是設計人員與工藝人員之間的接口與“協議”,版圖設計必須無條件的服從的準則,可以極大地避免由于短路、斷路造成的電路失效和容差以及寄生效應引起的性能劣化。設計規則主要包括幾何規則、電學規則以及走線規則。其中幾何設計規則通常有兩類:=1\*GB3①微米準則:用微米表示版圖規則中諸如最小特征尺寸和最小允許間隔的絕對尺寸。=2\*GB3②λ準則:用單一參數λ表示版圖規則,所有的幾何尺寸都與λ成線性比例。設計規則分類如下:1.拓撲設計規則(絕對值):最小寬度、最小間距、最短露頭、離周邊最短距離.2.λ設計規則(相對值):最小寬度w=mλ、最小間距s=nλ、最短露頭t=lλ、離周邊最短距離d=hλ(λ由IC制造廠提供,與具體的工藝類型有關,m、n、l、h為比例因子,與圖形類形有關).=1\*GB3①寬度規則(widthrule):寬度指封閉幾何圖形的內邊之間的距離。圖1.寬度規則=2\*GB3②間距規則(Separationrule):間距指各幾何圖形外邊界之間的距離。同一工藝層的間距(spacing)不同工藝層的間距(separation)圖2.間距規則=3\*GB3③交疊規則(Overlaprule)交疊有兩種形式:(1)一幾何圖形內邊界到另一圖形的內邊界長度(intersect)(2)一幾何圖形外邊界到另一圖形的內邊界長度(enclosure)Intersectenclosure圖3.交疊規則=4\*GB3④因為物理結構直接決定晶體管的跨導、寄生電容和電阻,以及用于特定功能的硅區,所以說物理版圖的設計與整個電路的性能(面積、速度、功耗)關系密切.另一方面,邏輯門精密的版圖設計需要花費很多的時間與精力。這在按照嚴格的限制對電路的面積和性能進行優化時是非常需要的。但是,對大多數數字VLSI電路的設計來說,自動版圖生成是更好的選擇(如用標準單元庫,計算機輔助布局布線)。為判斷物理規范和限制,VLSI設計人員對物理掩膜版圖工藝必須有很好的了解。因為物理結構直接決定晶體管的跨導、寄生電容和電阻,以及用于特定功能的硅區,所以說物理版圖的設計與整個電路的性能(面積、速度、功耗)關系密切.CMOS邏輯門掩膜版圖的設計是一個不斷反復的過程。首先是電路布局(實現預期的邏輯功能)和晶體管尺寸初始化(實現期望的性能規范)。繪制出一個簡單的電路版圖,在圖上顯示出晶體管位置、管間的局部互連和接觸孔的位置.=5\*GB3⑤部分MOS版圖設計規則有了合適的版圖結構后,就可以根據版圖設計規則利用版圖編輯工具繪出掩膜層.這個過程可能需要多次反復以符合全部的設計規則,但基本布局不應有太大的改變.進行DRC(設計規則檢查)之后,就在完成的版圖上進行電路參數提取來決定實際的晶體管尺寸,更重要的是確定每個節點的寄生電容.提取步驟完成后,提取工具會自動生成一個詳細的SPICE輸入文件.在就可以使用提取的網表通過SPICE仿真確定電路的實際性能,如果仿真出的電路性能(如瞬態響應時間或功耗)與期望值不相符,就必須對版圖進行修改并重復上面的過程.版圖修改主要是對晶體管尺寸中的寬長比進行修改。這是因為管子的寬長比決定器件的跨導和寄生源極和漏極電容。為了減小寄生效應,設計者也必須考慮對電路結構進行局部甚至全部的修改。=6\*GB3⑥版圖設計流程圖:圖四.版圖設計流程圖六.設計過程分析(一)繪制版圖前分析:=1\*GB3①P型MOS管必須放在n阱區。=2\*GB3②PMOS的有源區、n阱和n+區的最小重疊區決定n阱的最小尺寸。=3\*GB3③n+有源區同n阱間的最小間距決定了nMOS管和pMOS管的距離。=4\*GB3④通常,將nMOS管和pMOS管的多晶硅柵極對準,這樣可以由最小長度的多晶硅線條組成柵極連線.在一般版圖中要避免出現長的多晶硅連接的原因在于多晶硅線條過高的寄生電阻和寄生電容會導致明顯的RC延時。=5\*GB3⑤版圖的最后一步是在金屬中形成輸出節點VDD和GND接觸孔間的局部互連。=6\*GB3⑥版圖中的金屬線尺寸通常由金屬最小寬度和最小金屬間距(同一層上的兩條相鄰線間)決定.=7\*GB3⑦為了得到合適的偏置,n阱區必須也有一個VDD接觸孔。每當有源區被nSelect包圍時就形成n+,每當有源區被pSelect包圍時就形成p+。每當多晶穿越n+區時就形成nFET,每當多晶穿越p+區時就形成pFET。若無接觸孔(有源區接觸、多晶接觸、通孔),n+、p+、多晶硅、各層金屬即使相互交叉,也不會形成電連接。設計步驟大體和COMS反相器差不多,只是過比CMOS反相器復雜,需注意各層之間的連接關系。(二)電路圖與歐拉路徑圖五。歐拉路徑圖示圖六。F=A+BXC電路圖根據電路圖和畫的歐拉路徑圖,將輸入選擇為C、B、A的順序,由圖五的歐拉路徑圖,可以得到有源區連續的版圖,節約版圖面積。(三)三輸入與或門版圖繪制的步驟概述1、打開ledit軟件,新建newlayout,通過file中的replacesetup選擇lights.tdb文件,使用里面的參數設置來繪制版圖。2、在P襯底上繪制有源區,再畫Nselect,將有源區包裹住,進行設計規則檢查。3、在有源區上繪制4條多晶硅,寬度為最小尺寸.三條是MOS管的,一條是反相器的.需滿足最小尺寸要求和伸展出有源區一定的距離。進行設計規則檢查無誤后,這樣就形成了MOS管的源漏.4、繪制GND,將需要接地的晶體管的有源區打接觸孔,通過metal1接地,可知A管的源端、C管的源端、反相器NMOS的源端需要接地,A管和反相器N管共源接地.需要滿足金屬包裹接觸孔、接觸孔離有源區的邊界、接觸孔離多晶的距離,金屬的最小尺寸等設計規則。5、上述步驟將NMOS基本繪制完成。下面繪制PMOS,首先繪制Nwell,再在Nwell中繪制Pselect,然后再繪制Active層。將N管的4條多晶拉伸,公用柵極,伸展出P有源區2微米,這樣就形成了Pmos的源漏區,進行設計規則檢查。6、繪制VDD。根據電路圖知道A管的源極和反向器PMOS的源極需要接電源,兩個管子共源,在有源區打接觸孔,通過金屬線連接至電源端。需要滿足金屬包裹接觸孔、接觸孔離有源區的邊界、接觸孔離多晶的距離,金屬的最小尺寸等設計規則。7、上面的步驟基本完成了MOS管的繪制,之后就是連接和信號輸入輸出問題了.將PMOS中B管和C管的漏端與NMOS中的A管和B管進行連接,連接時通過在漏端打通孔,通過Metal2進行連接,這樣就得到了最終輸出的反向結果,再通過Metal2連接到反相器的柵極,進行設計規則檢查。8、由電路圖可知,PMOS中A管的漏端是和B管、C管的源端連接的,所以在有源區打接觸孔,通過Metal1連接。進行設計規則檢查。9、將A、B、C信號加到PMOS和NMOS的柵極,在多晶硅上做多晶硅接觸,連Metal1,再通過通孔連接Metal2接入信號。需要滿足各種間距規則問題,進行設計規則檢查。10、做NMOS和PMOS的襯底接觸,進行設計規則檢查。11、將反相器的NMOS和PMOS的漏極通過Metal1連接,在Metal1上打通孔連接Metal2將最終的輸出引出,進行設計規則檢查. 通過以上的11個步驟,綜合布局布線,設計版圖、輸入輸出如下圖7所示通過DRC檢測沒有錯誤。圖7。繪制的F=A+BxC版圖(四)版圖評價1、繪制之前,找到了歐拉路徑,將輸入選擇為C、B、A的順序,使得繪制的版圖NMOS和PMOS都能夠共用有源區,節省了版圖的面積.2、版圖的繪制都是一步一步按照設計規則卡出來的,使得有源區面積小,使用了最小尺寸的多晶硅和金屬連線。3、在最小面積的有源區上,盡可能多的做了接觸孔,減小接觸電阻.4、通過使用Metal2,減小了布線間距,節省了面積。5、通過共用有源區、共用金屬至地和電源的連線,也減少了有源區面積和連線長度。6、將nMOS管和pMOS管的多晶硅柵極對準,利于工藝上的加工,這樣可以由最小長度的多晶硅線條組成柵極連線,這樣做可以降低RC延時。七、總結這次版圖設計我做的是F=A+B*C的設計,通過這次L-edit軟件的訓練,對所學的CMOS集成電路設計有一個更系統更全面的了解,初步的掌握了L-edit軟件的基本操
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 鉆石保值增值協議書
- 餐飲加盟平臺協議書
- 鎮江雙月協商協議書
- 門市轉讓手寫協議書
- 高速施工安全協議書
- 非法集資合股協議書
- 魚池防漏保修協議書
- 車位委托代售協議書
- 苗木臨時收購協議書
- 菌種大棚承包協議書
- 【郵輪旅游短視頻營銷策略研究開題報告12000字(論文)】
- 兒童焦慮性情緒障礙篩查量表(SCARED)
- 人教版小學數學五年級下冊課件 5.1《旋轉》
- JGJ59-2011建筑施工安全檢查評分表-(完整版)
- 麥肯錫:戰略方法論三層面法和財務模型
- 梁思成《千篇一律與千變萬化》(課件)
- 顧客意見簿表
- 第七章-555定時器課件
- 婦產科學-盆腔器官脫垂課件
- 村史范本、模板
- 消防設備設施應急操作培訓課件(PPT)
評論
0/150
提交評論