數字電子練習題_第1頁
數字電子練習題_第2頁
數字電子練習題_第3頁
數字電子練習題_第4頁
數字電子練習題_第5頁
已閱讀5頁,還剩8頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

數字電子練習題數字電子練習題數字電子練習題第一部分門電路一、填空題1.數字集成電路按開關元件不同樣,可分為TTL集成電路和CMOS集成電路兩大類。2.數字電路中的三種基本邏輯門電路是與門、或門、非門。3.三態門是在一般門的基礎上增添控制電路構成的,它的三種輸出狀態是高電平、低電平和高阻態。A&BY端應接4.與門、與非門的閑置輸入端應接高電平;或門、或非門的閑置輸入▽低電EN平。圖1填空題5用圖5.圖1所示三態門在EN1時,Y的輸出狀態是高阻態。6.利用TTL與非門實現輸出線與應采納OC門,實現總線傳輸應采納三態門。圖2為幾種常有邏輯門電路的邏輯符號,試分別寫出其名稱和邏輯表達式。A&Y1YA&YA≥1名稱BABBY邏輯表達式名稱(a)(b)(c)(d)邏輯表圖2填空題7用圖達式(a)與門Y=AB;(b)非門;(c)與非門;(d)或非門。8.當決定某一件事情的多個條件中有一個或一個以上具備時,該件事情就會發生,這類關系稱為或邏輯關系。二、選擇題1.以下幾種邏輯門中,能用作反相器的是C。A.與門B.或門C.與非門2.以下幾種邏輯門中,不可以將輸出端直接并聯的是B。A.三態門B.與非門C.OC門3.TTL與非門的輸入端在以下四種接法中,在邏輯上屬于輸入高電平的是C。A.輸入端接地B.輸入端接同類與非門的輸出電壓0.3VC.輸入端經10kΩ電阻接地D.輸入端經51Ω電阻接地4.TTL與非門的輸入端在以下4種接法中,在邏輯上屬于輸入低電平的是D。A.輸入端經10kΩ電阻接地B.輸入端接同類與非門的輸出電壓3.6VC.輸入端懸空D.輸入端經51Ω電阻接地5.邏輯電路如圖3所示,該電路實現的邏輯關系為C。A.YABB.YABC.YABD.YAB6.圖4為TTL邏輯門,其輸出Y為D。A.ABCB.ABCC.ABCD.ABA&1A&≥1YA1&YBBC電路實B7.圖5≥11現的邏輯功能是Y圖3選擇題5用圖51ΩC。&1A.YABB.圖4選擇題6用圖圖5選擇題7用圖

YABC.YABD.YA⊙B8.門電路使用時需要外接負載電阻和電源的是D。A.與門B.與非門C.異或門D.OC門9.以下各樣接法不正確的選項是D。A.與非門閑置輸入端接1B.或非門閑置輸入端接地C.TTL與非門閑置輸入端懸空D.CMOS門閑置輸入端懸空10.圖6中能實現YAB功能的TTL門是B。11.圖7中,+5VA&CA&YB。YAB=1YAA&(A)A≥1(B)A12.圖(C)YB圖6YBB能都正(A)選擇題10用圖(C)(B)VCC圖7選擇題11用圖VCCARL&AABY&≥1BYBYA電路C&B入信D各個(A)(B)A(C)圖8選擇題12用圖A&Y1B&Y2B10Y1Y2=1A≥1Y3A=1Y4Y3BBY4圖12題六用圖解:Y1=AY2=1Y3=A+BY=AB+AB波形如圖412第二部分組合邏輯電路

能實現YABAB的邏輯門是Y=1Y中電路連結和給定邏輯功確的是C。(D)六、繪圖題≥1先寫出圖12所示各門Y的邏輯表達式,再依據輸號A、B的波形,對應畫出門的輸出波形。(D)一、填空題1.邏輯代數的三種基本邏輯運算是與、或和非,在電路上,分別用與門、或門和非門來實現。2.邏輯變量和邏輯函數的取值只有0和1兩種可能。3.邏輯函數的表示方法有真值表、邏輯表達式、邏輯圖、波形圖、卡諾圖五種。4.“全1出0,有0出1”描繪的邏輯關系是與非邏輯。5.110,11001。6.AB,AB,AABA+B,ABABA。7.ABC101時,函數YABBC之值為Y1。8.二進制的基數是2,其第i位的權值是2i-1。9.在二-十進制碼中,1位十進制數用4位二進制碼表示,8421BCD碼從高位到低位的權值挨次為8、4、2、。10.(93)10=(1011101)2,(93)10=(10010011)8421BCD11.最簡與或式的標準有兩個,即與項數最少、每個與項中變量數最少。12.常用的集成組合邏輯電路有編碼器、譯碼器、數據選擇器等。13.編碼器的功能是將輸入信號轉變成二進制代碼輸出。14.編碼器可分為二進制編碼器和二-十進制編碼器,又可分為一般編碼器和優先編碼器。15.常用的譯碼器電路有二進制譯碼器、二-十進制譯碼器和顯示譯碼器等。16.七段顯示譯碼器74LS48輸出高電平有效,用以驅動共陰極LED顯示器。當輸入A3A2A1A00101時,輸出abcdefg=1011011,顯示字形5。17.數據選擇器的邏輯功能是從2n個輸入信號中選擇一個送到獨一輸出端;數據分派器的邏輯功能是依據地點信號的要求將公共總線上的一路輸入數據分派到指定輸出通道上去。二、選擇題1.“入1出0,入0出1”的邏輯運算關系屬于C。A.與運算B.或運算C.非運算D.與非運算2.使函數YABAB的值為0的變量取值組合為ABC。A.00、11B.00、10C.01、10D.01、113.使函數YABCD之值為1的變量取值組合是A。A.AB00,CD最罕有一個0B.AB01,CD最罕有一個1C.AB10,CD11D.AB11,CD隨意組合4.YABCACBC,當AC1時,D。A.YBB.YBC.Y0D.Y15.3個邏輯變量的取值組合共有C種。A.3B.6C.8D.166.以下邏輯函數屬于與非式的是B。A.YABB.YABC.YABCD.YABC7.與ABACBC相等的式子是A。A.ABCB.ABACC.ABBCD.ABAB8.圖1所示波形關系的邏輯函數表達式為C。A.YABB.YABC.YABD.YA⊙B9.表1所A示的ABY真值表,其函數式為C。A.B000YAABB.YAAB011C.Y100YAABD.YAAB11010.余3碼的0011對應的十進制數是C。圖1選擇題8用圖表1選擇題9真值表A.3B.6C.0D.911.二進制數10010110變換為十進制,應得A。A.150B.151C.96D.9812.十進制數35變換為二進制數得A,變換為8421BCD碼得C。A.100011B.100001C.00110101D.0101001113.屬于無權碼的是B。A.8421碼B.余3碼C.2421碼D.自然二進制碼14.組合邏輯電路平常由A構成。A.門電路B.編碼器C.譯碼器D.數據選擇器15.8線-3線優先編碼器74LS148,低電平輸入有效,反碼輸出。當對I5編碼時,輸出Y2Y1Y0為C。A.000B.101C.010D.10016.優先編碼器同時有兩個或兩個以上信號輸入時,是按D給輸入信號編碼。A.高電平B.低電平C.高頻次D.高優先級17.8421BCD譯碼器74LS42輸出低電平有效,當輸入32101000時,其輸出Y0Y9等于D。AAAA4選118.4選1數據選擇器構成邏輯函數產生器的電路連結如圖2所AA1MUX示,該電路實現的邏輯函數是C。BA0YD0A.YABB.YABAB

D10D2C.YABABD.YAB1D3四、計算題圖2選擇題18用圖將以下十進制數變換為二進制數。(1)(25)10=(11001)2(2)(53.25)10=(110101.01)2將以下二進制數變換為十進制數。(1)(1001)2=(9)10(2)(1001011)=(75)10將以下各數變換為8421BCD碼。(1)(100011)2=(00110101)8421BCD(2)(231)10=(001000110001)8421BCD將以下數碼分別看作自然二進制數和8421BCD碼,求出相應的十進制數。(1)(2)0101011000112=(151)10(010101100011)2=(1379)108421BCD=(97)10(010101100011)8421BCD=(563)10五、組合邏輯電路設計題1.某產品有A、B、C、D四項指標。此中規定主要指標A、B必然知足要求,其他指標C、D只需有一個達標即可判斷產品Y為合格。試設計一個邏輯電路實現此產品合格判斷功能,要求:(1)列出真值表,(2)寫出輸出函數的最簡與或式,(3)畫出用與非門實現該電路的邏輯圖。解:(1)A&BC&Y&D2.現有三個車間,每個車間各需10kW電力,這三個車間由兩臺發電機組供電,一臺功率為A=110kW,另一臺功率為20kW。三個車間常常不同樣時工作。試用與非門和異或門設計一B=1個邏輯電路,可以依據各車間的工作狀況,以最節儉電能的方式自動Y1達成配電任C務。解:(1)&(2)(3)&&Y2&用集成譯碼器74LS138和4輸入與非門實現表2所示真值表的邏輯功能。先寫出邏輯表達式,再畫出邏輯電路圖。解:(1)(2)4.分別用8選1數據選S1S2擇器和4選1數據選擇器實現邏輯函數YACBC,畫出邏輯圖。&&解:5(1)AA2Y(2)7Y0Y1Y2Y3Y4Y5BY6Y7A174LS151ST5.設計一個電路實現CA0E4選1圖3所示的邏輯功能。要求:74LS138MUX(1)列出真值表,(2)AA1寫出函數表達式,(3)用4選1D3D4D5D6D7D0D1D2A2A1A0S2ASSBA0Y數據選擇器實現電D0路。0C解:ABCA1D1(1)+5VD2D33)E

BY圖3組合邏輯電路設計題5用圖4選1MUXAA1BA0YD0D1D2D3六、組合邏輯電路分析題1.試分析圖4所示電路的邏輯功能。解:A&&B&Y&(1)C&(2)(2)三人表決器電路2.試分&析圖5所示電路的邏輯功能。圖41用圖解:A≥1B≥1Y≥1二變量同或電路3.圖6是1BCD-七段顯示譯碼/驅動器請問,當輸圖5電路分析題2用圖入8421BCD碼為A3A2A1A0

74LS48驅動一位數碼管的連結方法。0011時,圖中發光二極管LEDaLEDg的亮滅狀況怎樣?數碼管顯示的字形是什么?七段數碼管BS2011kΩ×700BCD碼輸入1174LS481圖6電路分析題3用圖解:a、b、c、d、g亮,e、f滅。顯示“3”。二-十進制譯碼器74LS42按圖7連結。請列出電路的真值表,說明電路的邏輯功能。74LS42使能輸入地址碼輸入閑置圖7電路分析題4用圖解:使能端輸入輸出A3A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7000011111110011011111101011011111譯001111101111碼10011110111101111110111101111110111111111110000001禁010止1011全部為1譯100碼101110111由真值表可知,電路實現3線-8線譯碼器的邏輯功能。5.3線-8線譯碼器74LS138構成的電路如圖8所示,A、B、C為輸出函數Y的最簡與-或表達式,列出真值表,描繪此電路的邏解:(1)(2)(3)判奇電路

輸入變量。試寫出&輯功能。74LS138+5V圖8電路分析題5用圖第3章集成觸發器一、填空題:1.觸發器有兩個堅固狀態,當Q0,Q1時,稱為0態;當Q1,Q0時,稱為1態。2.基本RS觸發器有保持、置0、置1功能;D觸發器有置0和置1功能。3.JK觸發器擁有保持、置0、置1和翻轉的功能。4.欲使JK觸發器實現Qn1Qn的功能,則輸入端J應接高電平,K應接高電平。5.觸發器的邏輯功能平常可用真值表、特色方程、狀態變換圖和工作波形圖四種方法描繪。6.由兩個與非門構成的同步RS觸發器,在正常工作時不同樣意輸入S=R=1,即拘束條件為SR=0。7.觸發器按邏輯功能分為RS、JK、D、T、T′五各樣類。8.欲將JK觸發器變換為T觸發器,只需令J=K=T,去掉JK觸發器的置0和置1兩種功能即可。二、選擇題:1.由與非門構成的基本RS觸發器,不同樣意輸入RD和SD的變量取值組合為A。A.00B.01C.10D.112.存在空翻問題的觸發器是B。A.邊緣D觸發器B.同步RS觸發器C.主從JK觸發器3.僅擁有“置0”“置1”功能的觸發器叫C。A.JK觸發器B.RS觸發器C.D觸發器4.僅擁有“保持”“翻轉”功能的觸發器叫B。A.JK觸發器B.T觸發器C.D觸發器5.擁有“置0”“置1“保持”和“計數翻轉”功能的觸發器叫A。A.JK觸發器B.D觸發器C.T觸發器6.僅擁有“翻轉”功能的觸發器叫B。A.JK觸發器B.T′觸發器C.D觸發器7.JK觸發器用做T′觸發器時,控制端J、K正確接法是B。A.JQnKQnB.J=K=1C.JQnKQn8.D觸發器用做T′觸發器時,輸入控制端D的正確接法是B。A.DQnB.DQnC.D=19.觸發器由門電路構成,但它不同樣于門電路的功能,主要特色是B。A.和門電路功能同樣B.有記憶功能C.沒有記憶功能10.TTL型觸發器的直接置0端Rd、置1端Sd正確用法是C。都接高電平“1”B.都接低電平“0”C.邏輯符號有小圓圈時,不用時接高電平“1”,沒有小圓圈時,不用時接低電平“0”11.當

T觸發器的

T=1時,觸發器擁有

C功能。A.保持

B.

嚴禁

C.

計數

D.

置位12.為防備空翻,應采納

C構造的觸發器。A.CMOS

B.TTL

C.

主從或保持擁堵13.存在一次翻轉現象的觸發器是

C。A.邊緣

JK或邊緣

D觸發器

B.

同步

RS觸發器

C.

主從

JK觸發器14.以下觸發器受輸入信號直接觸發的是

A。A.基本

RS觸發器

B.

同步

RS觸發器

C.JK

觸發器15.不可以用作計數器的觸發器是A。A.同步RS觸發器B.邊緣D觸發器C.邊緣JK觸發器16.在CP有效時,若JK觸發器的J、K端同時輸入高電平,則其次態將會D。A.保持B.置0C.置1D.翻轉17.存在不定狀態的觸發器是A。A.RS觸發器B.D觸發器C.JK觸發器D.T觸發器四、繪圖題1.在基本RS觸發器中,已知RD、SD的波形如圖1所示,試畫Q,Q的波形。(初態Q0)QQ圖1繪圖題1用圖2.在同步RS觸發器中,已知解:3.已知如圖3端的波Q=0)。CP解:4.畫出D輯符(1)CP脈沖Q(2)CP脈沖5.若JK觸發器畫出Q,Q的波上漲沿觸發6.已出其相

R、S的波形如圖2所示,試畫Q,Q的波形。(初態Q0)D鎖存器有輸入波形所示,試畫出其Q形(設觸發器初態為QQ圖2繪圖題2用圖兩種JK觸發器的邏號:(略)上漲沿觸發有效;降落沿觸發有效。初態為0,試依據圖4中CP、J、K端波形圖3繪圖題3用圖形。降落沿觸發知CP,D和T的輸入波形如圖5,試畫應的輸出波形。設初態Q0。7.在圖6(a)所示電&IDQCPQXQCICPQQXQQ(a)圖4圖5繪圖題6用圖繪圖題5用圖D=XQQ

路中,加入圖6(b)所示的輸入波形,試畫出其Q端波形,設觸發器初態為Q=0。8.如圖7各觸發器,可設其初態為Q0或Q(b)圖6繪圖題7用圖Q1。試分別畫出各電路對應4個CP脈沖作用下的輸出端Q的波形。IJIJCI解CPCIIJCPIDCPCPCPCI:IKCPCIIKQ=09.IK(b)(a)如(b)(c)(d)(a)圖7繪圖題8用圖圖8所示為兩個D觸發器構成的時序電路。設第0個CP即初始狀態時QQ1000,試畫出在4個CP脈沖作用下Q0、Q1端的波形,列出輸出組合QQ10對應輸入CP脈沖次序的真值表。CPQ0Q1QID(cd)IDCICICP圖8繪圖題9用圖解:D0=Q1,D1=Q0CPQ1Q0波形圖CP00取反000101狀態圖Q1QQ第21移位14章時序邏輯電路Q00101310一、填空題10111.關于時序邏400輯電路來說,某一時刻電路的輸出不只取決于當時的輸入狀態,并且還取決于電路本來的狀態。因此時序電路擁有記憶性。2.計數器的主要用途是對脈沖入行計數,也可以用作分頻和準時等。3.用n個觸發器構成的二進制計數器計數容量最多可為2n-1。4.計數器按計數進位制,常用的有二進制、十進制計數器。5.用來累計和寄存輸入脈沖數量的零件稱為計數器。6.寄存器可分紅基本寄存器和移位寄存器。7.4位移位寄存器經過4個CP脈沖后,4位數碼恰巧所有移入寄存器,再經過4個CP脈沖,可以得4位串行輸出。8.寄存器主要用到臨時寄存二進制數據或代碼,是一種常用的時序邏輯零件。9.一個觸發器可以構成1位二進制計數器,它有2種工作狀態,若需要表示n位二進制數,則需要n個觸發器。10.在計數器中,若觸發器的時鐘脈沖不是同一個,各觸發器狀態的更新有先有后,則這類計數器稱為異步計數器。在計數器中,當計數脈沖輸入時,所有觸發器同時翻轉,即各觸發器狀態的改變是同時進行的,這類計數器稱為同步計數器。二、選擇題1.一個4位二進制加法計數器初步狀態為1001,當接到4個脈沖時,觸發器狀態為C。A.0011B.0100C.1101D.11002.構成計數器的基本單元是C。A.與非門B.或非門C.觸發器D.放大器3.某計數器在計數過程中,當計數器從111狀態變成000狀態時,產生進位信號,此計數器的計數長度是A。A.8B.7C.6D.34.4個觸發器可以構成C位二進制計數器。A.6位B.5位C.4位D.3位5.4位二進制計數器有C計數狀態。A.4個B.8個C.16個D.32個6.一位8421BCD碼十進制計數器最少需要B個觸發器。A.3個B.4個C.5個D.6個7.要構成六進制計數器,最少應有A個觸發器。A.3個B.4個C.5個D.6個8.寄存器由C構成。A.門電路B.觸發器C.觸發器和擁有控制作用的門電路。9.移位寄存器工作于并入-并出方式,則信息的存取與時鐘脈沖CPA關。A.有B.無C.時有時無10.一個4位二進制加法計數器初始狀態為0000,經過2008次CP觸發后它的狀態將變成C。A.0000B.0110C.1000D.100111.利用M進制計數器構成N(N<M)進制計數器,異步清0法或異步置0法用于產生清0或置0信號的狀態是C;同步清0法或同步置0法用于產生清0或置0信號的狀態是A。A.SN-1B.SN-2C.SND.SN+112.分析圖1所示計數器的波形圖,可知它是B進制計數器。A.二進制計數器CPB.五進制計數器Q0C.六進制計數器D.十進制計數器Q1四、綜合分析題Q21.試畫出由D觸發器構成的四位右移寄存器邏輯圖,設圖1選擇題12用圖

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論