自考微型計算機及其接口技術筆記串講匯總_第1頁
自考微型計算機及其接口技術筆記串講匯總_第2頁
已閱讀5頁,還剩16頁未讀, 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、2018年自考微型計算機及其接口技術筆記串講匯總微處理器一一由運算器、控制器、寄存器陣列組成微型計算機一一以微處理器為基礎,配以內存以及輸入輸出接口電路和相應的輔助電路而構成的裸機微型計算機系統一一由微型計算機配以相應的外圍設備及其它軟件而構成的系統單片機一一又稱為微控制器”和嵌入式計算機”,是單片微型計算機單板機一一屬于計算機系統總線是CPU、內存、I/O接口之間相互交換信息的公共通路,由數據總線(雙向、地址總線和控制總線組成b5E2RGbCAP微機系統中的三種總線:1. 片總線,兀件級總線2. 內總線(l-BUS,系統總線3. 外總線(E-BUS,通信總線第2章80X86處理器8086CP

2、U兩個獨立的功能部件:1. 執行部件(EU,由通用計算器、運算器和EU控制系統等組成,EU從BIU的指令隊列獲得指令并執行plEanqFDPw2. 總線接口部件(BIU,由段寄存器、指令指針、地址形成邏輯、總線控制邏輯和指令隊列等組成,負責從內存中取指令和取操作數DXDiTa9E3d8086CPU的兩種工作方式:1. 最小方式,MN/MX接+5V(MX為低電平,用于構成小型單處理機系統支持系統工作的器件:(1時鐘發生器,8284A(2總線鎖存器,74LS373(3總線收發器,74LS245控制信號由CPU提供2. 最大方式,MN/MX接地(MX為低電平,用于構成多處理機和協處理機系統支持系統工

3、作的器件:(1時鐘發生器,8284A(2總線鎖存器,74LS373(3總線收發器,74LS245(4總線控制芯片,8288控制信號由8288提供指令周期、總線周期、時鐘周期的概念及其相互關系:1. 執行一條指令所需要的時間稱為指令周期2. 一個CPU同外部設備和內存儲器之間進行信息交換過程所需要的時間稱為總線周期3. 時鐘脈沖的重復周期稱為時鐘周期4. 一個指令周期由若干個總線周期組成,一個總線周期又由若干個時鐘周期組成5. 8086CPU的總線周期至少由4個時鐘周期組成6. 總線周期完成一次數據傳輸包括:傳送地址,傳送數據等待周期一一在等待周期期間,總線上的狀態一直保持不變空閑周期一一總線上

4、無數據傳輸操作MMX多媒體擴展SEC單邊接口,PENTIUM2的封裝技術SSE數據流單指令多數據擴展,PENTIUM3的指令集亂序執行一一不完全按程序規定的指令順序執行(PENTIUMPRO>推測執行一一遇到轉移指令時,不等結果出來便先推測可能往哪里轉移以便提前執行(PENTIUMPRO>8086CPU邏輯地址與物理地址的關系:1. CPU與存儲器交換信息,使用20位物理地址2. 程序中所涉及的都是16位邏輯地址3. 物理地址=段基值*16+偏移地址4. 20條地址線=1M,(OOOOOHFFFFFH。16條數據線=64K,(0000HFFFFH>RTCrpUDGiT5. 段

5、起始地址必須能被16整除8086的結構,各引腳功能,全部要掌握(教科書P14P18>復位(RESET>時CPU內寄存器狀態:1. PSW(FR>、IP、DS、SS、ES清零2. CS置FFFFH3. 指令隊列變空8086CPU外部總線16位,8088CPU外部總線8位80286CPU:1. 16位CPU2. 兩種工作方式:(1>實地址方式,使用20條地址線,兼容8086全部功能(2>保護虛地址方式,使用24條地址線,有16M的尋址能力80386CPU:1.32位CPU2. 數據線32位3. 地址線32位,直接尋址4GB4. 內部寄存器32位5. 三種存儲器地址空間

6、:邏輯地址,線性地址,物理地址6. 三種工作方式:實方式,保護方式,虛擬8086方式80486CPU:1. 采用RISC2. 集成FPU和CACHE第3章存儲器及其接口半導體存儲器分類:1. 隨機存取存儲器,RAM(1>靜態RAM,SRAM(HM6116,2K*8>(2>動態RAM,DRAM,需要刷新電路(2164,64K*1>2. 只讀存儲器,ROM(1>PROM,可編程ROM,一次性寫入ROM(2>EPROM,可擦除可編程ROM(INTEL2732A,4K*8>(3>EEPROM,電可擦除可編程ROM半導體存儲器的性能指標:1存儲容量2. 存

7、取速度(用兩個時間參數表示:存取時間,存取周期>3. 可靠性4. 性能/價格比內存條及其特點:內存條是一個以小型板卡形式出現的存儲器產品,它的特點是:安裝容易,便于用戶進行更換,也便于擴充內存容量5PCzVD7HxAHM6116、2164、INTEL2732A的外特性(教科書P50P53>INTEL2732A的6種工作方式:1. 讀2. 輸出禁止3. 待用4. 編程5. 編程禁止6. INTEL標識符實現片選控制的三種方法:1. 全譯碼2. 部分譯碼(可能會產生地址重疊>3. 線選法地址重疊一一多個地址指向同一存儲單元存儲器芯片同CPU連接時應注意的問題:1. CPU總線的負

8、載能力問題2. CPU的時序同存儲器芯片的存取速度的配合問題16位微機系統中,內存儲器芯片的奇偶分體:1. 1M字節分成兩個512K字節(偶存儲體,奇存儲體>2偶存儲體同低8位數據總線(D7D0>相連接,奇存儲體同高8位數據總線(D15D8>相連接jLBHrnAlLg3. CPU的地址總線A19A1同兩個存儲體中的地址線A18A0相連接,CPU地址總線的最低位A0和BHE(低電平>用來選擇存儲體XHAQX74J0X4. 要訪問的16位字的低8位字節存放在偶存儲體中,稱為對準字,訪存只需要一個總線周期。要訪問的16位字的低8位字節存放在奇存儲體中,稱為未對準字,訪存需要兩

9、個總線周期LDAYtRyKfE5. 8088CPU數據總線是8位,若進行字操作,則需要兩個總線周期,第一個周期訪問低位,第二個周期訪問高位Zzz6ZB2Ltk存儲器的字位擴展,考試必考(教科書P71習題2、習題6>74LS138的綜合應用必須熟練掌握,考試必考:(教科書P55P58。P71P72習題7、習題8。P231第五2題>dvzfvkwMI11. 存儲器芯片的地址范圍2. 地址線的連接(片內地址,片外地址>3. 數據線的連接4. 控制線的連接(片選信號CE,寫信號WE,輸出信號OE等,以上信號都為低電平>來第4章輸入輸出與中斷I/O接口一一把外圍設備同微型計算機連

10、接起來實現數據傳送的控制電路稱為外設接口電路”,即I/O接口I/O端口一一I/O接口中可以由CPU進行讀或寫的寄存器被稱為端口”外設接口與CPU的信息傳送:1. 外設接口通過微機總線(片總線、內總線、外總線與CPU連接2. CPU同外設接*換的三種信息:(1數據信息,包括數字量、模擬量和開關量(2狀態信息,表示外設當前所處的工作狀態(3控制信息用于控制外設接口的工作3. 數據信息、狀態信息、控制信息都是通過數據總線來傳送的I/O端口的編址方式及其特點:1獨立編址(專用的I/O端口編址存儲器和I/O端口在兩個獨立的地址空間中(1優點:I/O端口的地址碼較短,譯碼電路簡單,存儲器同I/O端口的操作

11、指令不同,程序比較清晰。存儲器和I/O端口的控制結構相互獨立,可以分別設計rqyn14ZNXI(2缺點:需要有專用的I/O指令,程序設計的靈活性較差2. 統一編址(存儲器映像編址存儲器和I/O端口共用統一的地址空間,當一個地址空間分配給I/O端口以后,存儲器就不能再占有這一部分的地址空間EmxvxOtOco(1優點:不需要專用的I/O指令,任何對存儲器數據進行操作的指令都可用于I/O端口的數據操作,程序設計比較靈活。由于I/O端口的地址空間是內存空間的一部分,這樣,I/O端口的地址空間可大可小,從而使外設的數量幾乎不受限制SixE2yXPq5(2缺點:I/O端口占用了內存空間的一部分,影響了系

12、統的內存容量。訪問I/O端口也要同訪問內存一樣,由于內存地址較長,導致執行時間增加6ewMyirQFL微機系統中,數據傳送的控制方式:1. 程序控制方式,以CPU為中心,數據傳送的控制來自CPU,通過預先編制好的程序實現數據的傳送2. DMA方式,直接存儲器訪問,不需要CPU干預,也不需要軟件介入的高速傳送方式程序控制傳送方式分為三種:1. 無條件傳送方式,又稱同步傳送方式”,用于外設的定時是固定的而且是已知的場合,外設必須在微處理器限定的指令時間內準備就緒,并完成數據的接收或發送kavU42VRUs2. 查詢傳送方式,當CPU同外設工作不同步時,為保證數據傳送的正確而提出的,CPU必須先對外

13、設進行狀態檢測,若外設已準備好”,才進行數據傳送y6v3ALoS893中斷傳送方式,解決了無條件傳送方式”和查詢傳送方式”只能串行工作的缺點,為了使CPU和外設之間可以并行工作,提出中斷傳送方式,采用中斷方式傳送數據時,CPU從啟動外設到外設就緒這段時間,仍在執行主程序,當中斷服務程序”執行完畢后,則重新返回主程序DMA操作的基本方法:M2ub6vSTnP1. 周期挪用,DMA乘存儲器空閑時訪問存儲器,周期挪用不減慢CPU的操作2. 周期擴展,CPU與DMA交替訪問存儲器,這種方法會使CPU處理速度減慢,一次只能傳送一個字節3.CPU停機方式,CPU等待DMA的操作,這是最常用的DMA方式,由

14、于CPU處于空閑狀態,所以會降低CPU的利用率OYujCfmUCwDMAC及其傳送方式:1. 在DMA傳送方式中,對數據傳送過程進行控制的硬件稱為DMA控制器,即:DMAC2. DMAC的三種傳送方式:(1單字節傳送方式(2成組傳送方式(3請求傳送方式DMAC的基本功能:1. 能接收外設的DMA請求信號,并能向外設發出DMA響應信號2. 能向CPU發出總線請求信號,當CPU發出總線響應信號后,能接管對總線的控制權,進入DMA方式3. 能發出地址信息,對存儲器尋址并修改地址指針4. 能發出讀、寫等控制信號,包括存儲器訪問信號和I/O訪問信號5. 能決定傳送的字節數,并能判斷DMA傳送是否結束6.

15、 能發出DMA結束信號,釋放總線,使CPU恢復正常工作8086中斷的特點:1. 最多可處理256種不同的中斷類型,每個中斷都有一個中斷類型碼2. 外部中斷(硬件中斷。內部中斷(軟件中斷8086內部中斷的特點:1中斷類型碼或者包含在指令中,或者是預先規定的2. 不執行INTA總線周期3. 除單步中斷外,任何內部中斷都無法禁止4. 除單步中斷外,任何內部中斷的優先級都比任何外部中斷的高中斷向量表:1中斷向量表是存放中斷服務程序入口地址(即:中斷向量的表格2它存放在存儲器的最低端,共1024個字節,每4個字節存放一個中斷向量(形成一個單元,一共可存256個中斷向量eUts8ZQVRd3. 每個單元(

16、4字節高地址的兩個字節存放中斷向量的段基值,低地址存放偏移量4. 每個單元(4字節的最低地址為向量表地址指針,其值為對應的中斷類型碼乘48086中斷系統、中斷分類(南京大學出版的應試指導P50表格sQsAEJkW5T中斷控制器的基本要求:1. 能控制多個中斷源,實現中斷傳送2. 能對多個中斷源同時發出的中斷請求進行優先級判別3. 能實現中斷嵌套4. 能提供對應中斷源的中斷類型碼可編程中斷控制器8259A的主要功能:1. 每一片8259A可管理8級優先權中斷源,通過8259A的級聯,最多可管理64級優先權的中斷源2. 對任何一級中斷源都可單獨進行屏蔽,使該級中斷請求暫時被掛起,直到取消屏蔽時為止

17、3. 能向CPU提供可編程的標識碼,對于8086CPU來說就是中斷類型碼4. 具有多種中斷優先權管理方式:(1完全嵌套方式(2自動循環方式(3特殊循環方式(4特殊屏蔽方式(5查詢排序方式8259A的結構,由8個基本組成部分:1. IRR,8位中斷請求寄存器,用來存放從外設來的中斷請求信號IROIR72. IMR,8位中斷屏蔽寄存器,用來存放CPU送來的屏蔽信號3. ISR,8位中斷服務寄存器,用來記憶正在處理中的中斷級別4. PR,優先級判別器,也稱優先級分析器5. 控制邏輯6. 數據總線緩沖器7. 讀/寫邏輯8. 級聯緩沖器/比較器其中,IRR、IMR、ISR、PR和控制邏輯五個部分是實現中

18、斷優先管理的核心部件8259A的中斷結束方式:1. EOI命令方式:(1普通EOI命令(2特殊EOI命令2. 自動EOI方式8259A的中斷工作順序(教科書P93P94第5章并行接口片選一一CE(低電平,確定當前對哪個芯片進行操作讀寫一一RD/WR(WR為低電平,決定CPU對I/O接口執行取出(讀操作還是存入(寫操作可編程一一通過計算機指令來選擇接口芯片的不同功能和不同通道聯絡一一CPU通過外設接口芯片同外設交換信息時,接口芯片與外設間有一定的聯絡”信號:(1STB(低電平,選通信號(2RDY,就緒信號接口電路應包含的電路單元:1. 輸入/輸出數據鎖存器和緩沖器2. 控制命令和狀態寄存器3.

19、地址譯碼器4. 讀寫控制邏輯5. 中斷控制邏輯簡單I/O接口芯片和可編程I/O接口芯片的異同處:1. 相同點:都可實現CPU與外設間的數據傳送,都具有暫存信息的數據緩沖器或鎖存器2. 不同點:(1>簡單接口芯片功能單一(2>可編程接口芯片具有多種工作方式,可用程序來改變其基本功能74LS373鎖存器、74LS244緩沖器、74LS245數據收發器的外特性(教科書P100P103>GMslasNXkA可編程并行接口芯片8255A的結構:1. 數據總線緩沖器2. 三個8位端口:PA、PB、PC3.A組和B組的控制電路:A組控制PA和PC7PC4,B組控制PB和PC3PC04. 讀

20、/寫控制邏輯8255A的工作方式:1. 方式o基本輸入/輸出,輸出鎖存2. 方式1單向選通輸入/輸出,輸入輸出均鎖存3. 方式2雙向選通輸入/輸出,輸入輸出均鎖存,僅限于A組使用8255A的應用要重點掌握,考試必考:1. 教科書P110P111表格2. 教科書P111P1128255A的初始化3. 教科書P113應用舉例4. 教科書P117習題78255A聯絡信號的作用:1. STB(低電平>:輸入選通信號2. IBF:輸入緩沖器滿信號3. OBF(低電平>:輸出緩沖器滿信號4. ACK(低電平>:輸出時響應信號5. INTR:中斷請求信號6. INTE:中斷允許信號7. I

21、NTE1:方式2,由PC6置/復位8. INTE2:方式2,由PC4置/復位8255A初始化的兩種控制命令字:1. 方式選擇控制字(D7=1>2. C口按位置/復位控制字(D7=0>16位系統中并行接口的特點:1.8086最小方式的微機系統,8255A芯片最多可有16片,分為兩組掛到系統總線上2. 一組8255A的端口地址在奇地址邊界上,另一組在偶地址邊界上3. 每片8255A最多可提供3個8位端口(PA、PB、PC>,每一組最多可有192條I/O線來源:考試大-自考TIrRGchYzg第6章定時器/計數器電路定時器/計數器在微機系統中的作用:1. 外部實時時鐘,以實現延時控

22、制或定時2. 能對外部事件計數的計數器可編程定時器/計數器的典型結構:1. 控制寄存器2. 控制邏輯3. 計數初值寄存器CR4. 計數執行單元CE5. 計數輸出鎖存器0L可編程間隔定時器8253-5具有三個獨立的16位減法計數器,三個計數器中每一個都有三條信號線:(1>CLK計數輸入,用于輸入定時基準脈沖或計數脈沖(2>OUT輸出信號,以相應的電平指示計數的完成,或輸出脈沖波形(3>GATE選通輸入,用于啟動或禁止計數器的操作每個計數器都有三個寄存器:(1>控制寄存器(2>計數初值寄存器(3>減1計數寄存器8253-5的初始化:(教科書P121。P135習題

23、5。P231第五。1題>1. 寫入方式控制字2. 寫入計數初始值注意此2項對應不同的端口地址8253-5的工作方式(教科書P122P127>8253-5的工作方式計數器啟動方式輸出波形(N為計數初值>方式0,計數結束中斷方式軟件啟動OUT在計數為0時,由L>H方式1,硬件可重觸發單穩態方式硬件啟動N*TCLK的負脈沖方式2,速率發生器軟/硬件啟動N*TCLK的重復負脈沖方式3,方波方式軟/硬件啟動重復的方波方式4,軟件觸發選通方式軟件啟動一個TCLK的負脈沖方式5,硬件觸發選通方式硬件啟動一個TCLK的負脈沖第7章串行接口在計算機領域中,有兩種數據通信方式:串行傳輸、并行傳輸,二者區別:1. 距離:并行通信適用于近距離,串行通信適用于遠距離2. 速度:并行接口的速度快于串行接口3. 費用:串行通信費用低于并行通信串行通信有兩種基本通信方法:1. 異步通信(ASYNC,CPU與外設之間有兩項約定:字符格式、波特率(1字符格式:1位起始位,低電平。58位數據位,低位在前,高位在后。1位奇偶校驗位。12位終止位,高電平7EqZcWLZNX(2波特率,單位時間內傳

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論