


版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、1:馮諾依曼關于計算機系統運行的核心思想是程序存儲和程序控制兩個概念。2:微機系統的結構特點,是把運算器和控制器部件集成一塊集成電路芯片內,該 芯片被稱為微處理器 CPU。3:微機系統采用總線結構,按照所傳送信息的類型的不同,總線可分為地址總線AB數據總線DB控制總線CB 4:微機的工作過程,是取指令、分析指令和執行指令三個步驟不斷循環。5: 8088CPU有20位地址總線,可直接尋址的內存空間是1MB相應的物理地址范圍為 00000H 到 FFFFFH6: 8088CPU內部有四個16位段寄存器,分別是代碼段寄存器 CS數據段寄存器DS 堆棧段寄存器SS和附加段寄存器ES7:從編程結構來看,
2、8086CPU可分為總線接口部件 BIU和執行部件EU兩大部分, 前者的主要功能是控制與片外的數據傳送(存儲器和 I/O 口),后者的主要功能是 分析執行指令。8: ALU單元在8086CPU的執行部件EU中,可進行算術運算和邏輯運算。EU包括ALU,通用寄存器和狀態寄存器。BIU 有段寄存器、指令指針、地址加法器和指令隊列緩沖器組成。9: 8086CPU內部指令隊列為6B; 8088內部指令隊列為4B。10: 8086CPU被復位后,其內部一些寄存器狀態為:標志寄存器F=0000H代碼段寄存器CS=0FFFFH11 : 8088CPU的20位地址總線中,高四位是地址 /狀態復用總線;低八位是
3、地址/ 數據復用總線。12: CPU中得兩個基址寄存器分別是數據段寄存器基址BX、堆棧段寄存器基址BP兩個變址寄存器分別是源變址寄存器SI 、目的變址寄存器 DI。13: 8086CPU中有一個16位標志寄存器,其中包括 6個狀態標志和3個控制標志。14:在最小工作模式下,8086、8088微機系統的控制信號由 CPU直接產生;而在最 大工作模式下,控制信號則由總線控制器 8288根據CPU的控制而產生,系統可以 配置多個協處理器。15:要把一項數據寫入某I/O端口,8088CPU產生的下列控制信號電平狀態為:RD=1 WR=,0 M/IO=1 。16 :若某CPU的主頻為8MHz其時鐘周期為
4、u S,典型的總線周期為卩So 17:指令 MOVBX+DI, AX 中,源操作數采用寄存器尋址方式,目的操作數采用基 址+變址尋址方式。SI、DI、BX默認數據段;BP默認堆棧段。18:堆棧是微機內存中得一個特殊區域,它按照后進先出的原則工作,段地址由堆棧段SS寄存器提供,偏移地址由堆棧指針 SP寄存器提供,堆棧指針總是指向棧頂。19 :數據傳送類指令中,只有 POPF和LAHF兩種指令影響標志位。20 :若 AX=0E3FFH BX=0FE00H 則執行 CMPAX BX后 AX=0E3FFH CF=1, SF=1。21 :控制轉移類指令,有轉移、調用和返回三種類型,其共同點是能夠更新IP
5、 寄存器及CS寄存器的內容。22:根據提供或接收操作數功能部件不同,微機系統中的操作數有寄存器操作數、存儲器操作數和I/O端口操作數三種形式。23: 8086/8088 指令系統采用變長代碼的形式,最長指令的代碼為 6 字節,最短指 令代碼為1字節。24:一般來說,指令包括操作性質和操作對象兩個部分,其中前者是必不可少的, 后者則是可有可無、可多可少。25 :邏輯運算類指令中,邏輯非NOT指令為單操作數指令,測試 TEST指令的運行 不影響目的操作數。26 :對一個字節的壓縮 BCD碼進行不帶進位的循環移位操作,移位次數為4時,則高低位互換;移位次數為 8 時,內容得到恢復。27:輸入輸出指令
6、中得端口操作數, 當端口地址為 8 位時,可以采用直接尋址方式, 也可采用間接尋址方式;當端口地址為 16 位時,只能采用間接尋址方式。 28:存儲器操作數有段地址,偏移地址和類型三個方面的屬性。29:串操作指令中得串,可能是字節串,也可能是字串,是指存放在內存連續區域 中的多項數據。30: BCD碼有兩種不同的格式,即壓縮 BCD碼和非壓縮BCD碼。前者一個字節表示2 位十進制數,后者一個字節中只用低四位表示一位十進制數,高四位置0。31:偽指令在源程序的匯編及連接過程中起作用,而指令則在程序的執行過程中起作用。32 :匯編語言源程序中得標示符,可用以標識常量、變量、表達式、段、過程(宏 指
7、令)等組成匯編語言程序的基本要素。33:變量和符號同屬于存儲器操作數,都有段地址、偏移地址和類型三種屬性。變 量是數據存儲單元的符號地址,標號是指令代碼的符號地址。34:變量的屬性值可取 1、2、4,表示依稀那個數據的字節數;而標號的屬性值只能取-1、-2表示標號所對應地址操作數的NEAF及FAR屬性。35:運算符NOT OFFSET XOR LE的優先級由高到低的順序是 OFFSET LE、NOTXOR。36:在進行匯編語言程序設計的過程中,可以通過BIOS調用及DOS調用,實現對通用外部設備的操作控制。37:主程序向子程序傳遞參數, 可以采用寄存器、 數據段或附加段、 堆棧三種途徑38:通
8、過 CALL、 INT 指令,可以調用已有的子程序39:基本的輸入輸出系統 BIOS,存儲在ROM中。40:偽指令中除了定義數據偽指令,其余均不占用內存空間。41:可用來臨時改變存儲器的操作數屬性的運算符為 THIS。42:按危機系統中位置及作用方式的差異,存儲器系統主要包括緩存、內存及外存 三個部分。43:存儲容量、存取速度及成本是存儲器系統的主要性能指標。44:內部存儲器系統主要包括存儲體、地址譯碼器、片選與讀/ 寫控制電路及 I/O電路等主要組成部分45 :內部存儲器系統的地址譯碼,有單級譯碼和雙極譯碼兩種方式。46: RAM存儲器有靜SRAM和動DRAM兩種形式;ROM存儲器有掩膜 M
9、ROMK編程PROM和可擦除EPRO等類型。47: RAM存儲器有兩種特點,分別為:屬于易失性存儲器,在線運行過程中隨機進行讀/寫操作;ROM與之相反。48:某RAM芯片的規格為512*8,且同時接受地址信號,則該芯片所需要的地址信 號引腳數為 9,數字信號引腳數為 8。49:利用存儲器芯片構成存儲器系統,包括位擴展,字擴展和位字擴展三種方式。50 : Cache的中文名為高速緩沖存儲器,在系統中位于CPU和主存之間。51: Cache中的數據塊映像到主存時,通??梢圆捎弥苯?、全相連和組相連三種映 像方式。52:采用虛擬存儲器的目的是擴大用戶的編程空間。53:中斷方式下,CPU與I/O設備之間
10、的數據傳送過程,可分為:中斷請求、中斷 判優、中斷響應、中斷服務和中斷返回五個步驟。54: 8086/8088CPU引入外部可屏蔽中斷請求的引腳為INTR,需要硬件提供中斷類型碼;弓I入外部非可屏蔽中斷請求的引腳為NMI。55: 8086/8088系統最多可帶256個中斷源,每個中斷源的中斷向量都是 4個字節, 按終端類型碼的順序存放在中斷向量區中。56: CPLP向應外部INTR中斷時,具備的必要條件是當前無總線請求、當前無 NMI請 求、CPU開中斷,優先級最高,當前指令執行完畢。57:外部中斷源的請求被響應后, 必須通過數據總線低 8位向CPU提供終端類型碼。58:單片 8259A 最多
11、可以管理 8 級外部中斷;通過級聯最多可以管理 64 級外部中 斷。59: 8259A的中斷類型碼是在初始化編程時由ICW2命令設置的,而EOI命令則是由命令操作字OCW構成的。60:在以8086CPU為核心的微機系統中,中斷向量區共1024字節,物理地址區間為00000H003FFH地址范圍。61 : CPU響應外部中斷時,中斷向量是由響應接口(即中斷源及其接口)提供的。62: 8088CPJ向應可屏蔽中斷后向外發出的應答信號為#INTA。63:以 8086/8088 為核心構成的微機系統, 中斷向量表的物理地址范圍是 00000H003FFH。64: CPJ向應外部中斷時會在第 2個響應周
12、期中讀入一個節的中斷向量。65: 8259A按級聯工作方式時,主片的#SP/#EN引腳接高電平,從片的#SP/#EN引腳 接低電平。66: 8086/8088CPU中斷響應后,一次完成關中斷、保護標志斷點信息、取中斷類型 碼等操作。67: 8259A芯片中,ISR寄存器中相應位的復位方式有自動復位、由普通 EOI命令 復位和有特殊 EOI 命令復位。68: 8259A的中斷優先權自動循環方式,有普通循環和特殊循環兩種形式。69: 8259A的ICW是在被初始化時接受的,OCV可在任何時候接受。70: 8259A的ICW2=08H IR4引腳有中斷請求,則相應中斷向量存放在中斷向量表 內自000
13、30H幵始的連續4個字節的存儲單元內。71:采用DMA方式在存儲器與I/O接口設備之間進行數據傳輸時,對于PC機來說,數據的傳送一定要經過系統總線 72: I/O接口是CPU與 I/O設備之間的連接電路,具有暫存輸入輸出數據、輸入輸 出信號類型的轉換、輸入輸出過程的聯絡控制和輸入輸出的錯誤的檢測等方面的功 能。73: CPU與外部I/O設備之間的數據傳送控制,主要有程控、中斷和DMA三種方式。74:根據微機系統的不同, I/O 端口可以采用與系統統一及端口獨立兩種不同的編 制方式。以8086/8088CPU為核心的微機系統,I/O段口采用獨立編址方式。 75:幀格式和波特率是異步串行通信的兩項
14、主要內容。76:一片8255A芯片,需占用4個I/O端口地址,分別對應其端口 A、端口 B、端 口 C 和控制字寄存器。77: 8255A的端口 A具有3中工作方式,而端口 B只有2種工作方式。78: 8255A的控制字分為方式選擇控制字和 C 口置位復位控制字兩種形勢,都必須 輸出到芯片的控制字寄存器端口。79:以8086CPU為核心的危機應用系統中,假定 8255A芯片端口 A地址是84H,則 其控制字寄存器的地址是 87H。80: 8255A芯片的控制字為 95H,則說明A 口工作在方式 0,B 口工作在方式1。81:從8255A的端口 C讀取數據時,8255A的引腳#CS A1、A0、
15、#RD #WR勺電平 分別為 0、 1 、 0、0、1 。82: 8255A的端口中,只能進行寫操作而不能進行度操作的端口是控制字寄存器。83: 8255A的端口 A工作在方式1輸出時,要利用 PC3 PC6 PC7引腳傳送聯絡信 號,在方式1輸入時,利用PC3 PC4 PC5引腳傳銷on個聯絡信號。84:微機應用中的定時與技術,可以歸結為對脈沖沿的計數,如果被計數脈沖信號 的周期(頻率)恒定不變,則計數則為定時。85: 8253有 3個獨立的 16位減法定時 /計數通道, 每個通道可以按照二進制或十進 制(BCD碼)方式計數。86 :已知8253某通道的控制字為54H,計數初值為12H,通道
16、時鐘輸入端的輸入時 鐘頻率為,則 8253 的 1 號通道工作在方式 2 下。87: 8253CLK0的輸入脈沖信號的頻率為 1MHZ OUT(輸出周期為8ms的方波,通道0采用BCD碼計數,則應寫入的計數值為8000,通道正常0工作時,GATE0言號應輸入高電平。88:設8253的通道1工作在方式2,計數初值為18,CLK1=貝U OUT1端輸出脈沖 信號的周期為u s,負脈沖的寬度為卩s。89:定時 / 計數芯片 8253 工作在方式 2、3 時會產生連續的方波輸出。占空比為時 為方式 3。90: 8253 工作在方式 3 時,能夠產生占空比約 50%的連續方波。91 :若8253的控制字
17、為01110011B,則相應通道的最大計數初值可以設置為10000<92: 8253接收通道控制字后,OUT端始值輸出為低電平的工作方式為方式0。93:設 8253 芯片的通道 1 按二進制計數,計數初值為 84,則實際輸出的計數初值 應為 84。(注:這時計數初值也為二進制計數)94:設 8253 芯片的通道 0 按十進制計數,計數初值為 84,則實際輸出的計數初值 應為 84H。95 :設8253通道0的地址為0F8H,若要在通道1的工作過程中讀取實時計數值, 則需首先把通道鎖存命令發往端口0FBH。96:若8253的A1、A0引腳分別接在8086CPU的A2、A3引腳,其通道0的地
18、址為 0B0H,則通道2的計數初值應寫入 0B4H端口。97: 8253定時/計數芯片共有 6種工作方式,其中方式 2和方式 3連續計數,其他工作方式則為一次性計數。98: 8253芯片中的GATE言號的作用是實現硬件觸發,它有電平和邊沿兩種出發方式。99:串行通信的特點是傳輸速度快,傳輸距離近。在異步串行通信中,使用波特率 來表示數據的傳輸速率,它是指每秒鐘傳送的二進制位數。100:利用 8250 進行異步串行通訊時,當設定傳輸速率為 8400 波特,傳輸格式為 1 個起始位, 1 個停止位時,每秒最多可傳送 840 個字節。101 :半導體靜態RAM靠RS觸發器存儲信息,而動態 RAM則靠
19、MOSfe路中柵極電容 存儲信息。102:按在系統中所處得不同層次和位置,總線分為片內總線,局部總線,系統總 線和通信總線。103:異步串行通信傳送數據的基本單位為一個字符;同步串行通信傳送數據的基 本單位為一個幀,其中最先傳送的是同步字符。104:在直接尋址方式下,操作數默認存放在數據段。105: CPU和DMA空制器之間是通過 CPU的引腳HOLD HDLA進行總線控制權交換。106:串行接口芯片INTEL8251A同步方式有內同步和外同步兩種方式,按內同步方式工作時SYNDE作為輸出端,按外同步方式工作時引腳 SYDNE作為輸入端。該芯 片的引腳TxRDY為“1 ”的條件是CTS為低電平
20、而TxEN為高電平且發送緩沖器為空。 107: CPU與存儲器或I/O端口傳輸一次數據所用的時間稱為總線周期。108 :當8255A的端口 A工作在方式2時,需要C的5根信號線作為聯絡信號,此 時 B 口可以工作在 1 或 0。109:高檔微機系統中采用 Cache存儲器的作用是減少 CPU與存儲器效率發揮的主 要因素為Cache的容量和塊的大小,通常用“命中率”來衡量 Cache的效率,其含 義是CPU所要訪問的信息在 Cache中的比率。110:外設如果接的是數據線 07 就必須用偶地址 ,接 815 就必須用奇地址。 AD0=0時對偶地址進行操作;AD=1時對奇地址進行操作。AD作為低8
21、位數據的選通信號。111 :已知 IP=0100H, JMPshortLABI 的指令碼為(E8EQ),則目標地址 IP=01E2H。112:在匯編程序設計中,如果想在運行過程中改變存儲器操作數類型,可以使用CBW和CWD1算符指令實現。(PTR113:設棧頂地址為 3000H,當執行 RET0006后,SP的值為 3008( SP二SP+2SP二SP+n114: CPU定時所用的時間單位一般有三種:指令周期,總線周期和時鐘周期。115:基本的總線操作有:存儲器讀 /寫; I/O 口讀/ 寫。 116:硬件中斷也稱為外部中斷。硬件中斷可以分為兩種:一種是可屏蔽中斷,由INTR引腳輸入;另一種是
22、不可屏蔽中斷,由NMI引腳引入。中斷次序:軟件中斷tNM2 INTRt 單步。117:一個 8位二進制整數用補碼表示,且該數中含有3個 1 和 5個 0,則表示的最小值為 -125 。118:由于8088/8086CPU的地址總線采用時分復用方式,所以在其發出地址信號之后,須在T1狀態發ALE地址鎖存信號。119: DMAC勺工作方式有CPU暫停方式,CPU周期竊取方式,DMA方式三種。120:在中斷響應周期內,將中斷標志清0 是由硬件自動完成。121: INTEL8251A的發送器用于接收從 CPU來的并行數據,數據轉換后按規定格式從TxD引腳發送出去。向 CPU發送的中斷請求信號是 TxRDY122: ADC574是一個12位采用逐位比較方式的 ADC123: EPROM271有兩個電源輸入端,他們分別為 +5,+25V。124: Intel2164動態RAM存儲器中,對存儲器刷新的方法是每次刷新512單元,共需 128 個周期可將存儲器刷新一次。125: DMA空制器8237有4個獨立DMA傳輸通道。支持的每次最大的傳送字節數 64K。傳輸工作方式:單字節,數據塊,請求和級聯。 126:指示性語句和指令性語句分別在程
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 買賣地皮合同協議書范本
- 景色攝影合同協議書范本
- 勞工服務合同協議書模板
- 新能源項目策劃書
- 工地臨時防護合同協議書
- 船舶租賃合同協議書范本
- 礦粉購銷合同協議書
- 英雄聯盟大賽策劃書
- 私人建房合同協議書圖片
- 中國鉛筆芯項目創業計劃書
- 《送元二使安西》完整課件
- 防騙反詐類知識考試題庫100題(含答案)
- 北師大版小學數學二年級下冊第7單元《奧運開幕》練習試題
- 山西河曲晉神磁窯溝煤業有限公司煤炭資源開發利用、地質環境保護與土地復墾方案
- 高考英語分層詞匯1800(適合藝考生使用)
- 市政工程質量保修書
- 消防工程施工重難點及相應措施
- 系列壓路機xmr303隨機文件16-操作保養手冊
- 拉森鋼板樁基坑圍護支護方案設計
- WS/T 431-2013護理分級
- GB/T 5606.1-2004卷煙第1部分:抽樣
評論
0/150
提交評論