廣工quartus進制計數器_第1頁
廣工quartus進制計數器_第2頁
廣工quartus進制計數器_第3頁
廣工quartus進制計數器_第4頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、數電實驗報告 實驗名稱 可編程邏輯器件制作任意進制計數器學 院 自動化學院年級班別 學 號 學生姓名 指導教師 年 月 日用可編程邏輯器件設計計數器任意進制計數器1、 實驗目標1)掌握中規模集成計數器的邏輯功能,以及用中規模集成技術器構成任意進制計數器的方法2)熟悉譯碼器和數據顯示器的使用方法3)了解數字可編程器件實現的集成計數、譯碼電路功能2、 實驗方案+步驟用中規模集成計數器(74LS160)設計一個二十四進制計數器,并與譯碼、顯示電路連接起來。 設計總框架:分頻器計數器BCD七段字符顯示譯碼器數碼管50MHz2HzBCD碼譯碼輸出 設計總原理圖如下: 分步分析: 分頻器模塊: 本實驗采用

2、DEII板進行驗證,DEII板上有兩個內置的頻率源,它們的振蕩頻率分別是50MHz與27MHz。但是這樣的頻率對于我們時序電路的應用而言,顯然太高了。為此我們在內置頻率源后應加一個分頻器(74LS292),以得到我們需要的比較適中的頻率(比如12Hz)DE2上有內置的50MHz時鐘CLOCK_50 EDCBA = (11001 )2= (25)10 計數器模塊本實驗采用兩片10進制計數器74LS160芯片來進行24進制計數器的設計。顯示模塊由實驗板的數碼管是共陽性,所以采用7446譯碼器來驅動。3、 時序仿真 計數器模塊 24個脈沖輸出一個進位脈沖,即代表24進制。顯示模塊4、 實驗驗證 實驗板上的兩個數碼管循環顯示數字從0-23,即實現24進制電路的設計。5、 實驗心得 本實驗主要需要先想好要用什么芯片來設計24進制電路,記憶最后需要用什么

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論