FPGA中脈沖邊沿檢測(Verilog).doc_第1頁
FPGA中脈沖邊沿檢測(Verilog).doc_第2頁
FPGA中脈沖邊沿檢測(Verilog).doc_第3頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

脈沖邊沿檢測(Verilog) 在很多時候都要對輸入脈沖進行邊沿檢測,如PS/2時序,ps2_data數據在ps2_clk時鐘下降沿接收。邊沿檢測Verilog程序代碼:module DetecEdge(clk,ps2_clk,rst_n,pos_ps2_clk,neg_ps2_clk);input clk; /輸入時鐘input ps2_clk; /輸入要檢測邊沿的脈沖input rst_n; /復位信號output pos_ps2_clk; /上升沿標志位output neg_ps2_clk; /下降沿標志位reg ps2_clk_r0,ps2_clk_r1,ps2_clk_r2; /ps2_clk狀態寄存器always(posedge clk or negedge rst_n) if(!rst_n) begin ps2_clk_r0=1b0; ps2_clk_r1=1b0; ps2_clk_r2=1b0; end else /鎖存狀態 begin ps2_clk_r0=ps2_clk; ps2_clk_r1=ps2_clk_r0; ps2_clk_r2=ps2_clk_r1; endassign pos_ps2_clk=(ps2_clk_r2)&ps2_clk_r1; /上升沿檢測assign neg_ps2_clk=ps2_clk_r2&(ps2_clk_r1);/下降沿檢測 endmodule布線布局后仿真波形如下圖:可以注意到其中的移位寄存器用了非阻塞賦值(=)ps2_clk_r0=ps2_clk;ps2_clk_r1=ps2_clk_r0;ps2_clk_r2=ps2_clk_r1;如果用阻塞賦值的話,綜合的時候會把其中兩個寄存器去點,用阻塞賦值(=)ps2_clk_r0=ps2_clk;ps2_clk_r1=ps2_clk_r0;ps2_clk_r2=ps2_clk_r1;會出來這樣的警告:WARNING:Xst:646 - Signal is assigned but never used. Register equivalent to has been removed Found 1-bit register for signal .WARNING:Xst:2677 - Node of sequential type is unconnected in block .從RTL可以看到,只剩ps2_clk_r1一個D觸發器。 上圖是非阻塞賦值綜合后的RTL,可以看出,有三個D觸發器做移位寄存器。通過移位,對邊沿進行檢測。代碼還有一種寫法:module DetecEdge(clk,ps2_clk,pos_ps2_clk,neg_ps2_clk);input clk; /輸入時鐘input ps2_clk; /輸入要檢測邊沿的脈沖output pos_ps2_clk; /上升沿標志位output neg_ps2_clk; /下降沿標志位reg 2:0 ps2_clkr; /用一個fifo來采樣ps2_clk信號;always (posedge clk) ps2_clkr = ps2_clkr1:0, ps2_clk;wire pos_ps2_clk = (ps2_clkr2:1=2b01); / now we can detect ps2_clk rising edgeswire neg_ps2_

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論