FPGA的下載方式(配置方式)與掉電不丟失下載.doc_第1頁
FPGA的下載方式(配置方式)與掉電不丟失下載.doc_第2頁
FPGA的下載方式(配置方式)與掉電不丟失下載.doc_第3頁
FPGA的下載方式(配置方式)與掉電不丟失下載.doc_第4頁
免費預覽已結束,剩余1頁可下載查看

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

FPGA的下載方式(配置方式)與掉電不丟失下載下載FPGA里面 有三種方式JTAG 下載sof文件,掉電丟失 可以將sof轉換為jic文件,用EPCSx配置,掉電不丟失AS 下載pof文件,配置EPCSx,掉電不丟失PS 比較老的下載方式,很少使用更新:解釋下JTAG下的掉電不丟失下載方法JTAG接口的EPCS間接編程: 用JTAG模式下載,其本身模式只是用于調試,因此該模式為掉電丟失模式。但是,在JTAG模式下可以通過配置映像的方式,對EPCS配置芯片進行編程配置。 它是利用FPGA的JTAG接口以及Altera提供的用于編程時配置FPGA的Serial FlashLoader(SFL)來對EPCS進行配置。其配置的接口連接方式與JTAG相同。 通過SFL,利用FPGA作為JTAG接口和串行配置器件EPCS的橋梁,用戶通過JTAG接口來對EPCS進行在系統編程。這是因為串行器件EPCS并不支持JTAG接口,傳統的方式通過AS編程接口直接對EPCS進行編程。1.區分CPLD與FPGACPLD是英文Complex Programmable Logic Device的縮寫,即復雜可編程邏輯器件,CPLD基于EEPROM工藝(掉電不丟失),集成度相對fpga較低,以MicroCell(包括組合部分與寄存器)為基本單元。具有非揮發特性,可以重復寫入。cpld掉電數據不丟失,芯片比較便宜,硬件設計成本比較低。fpga掉電數據丟失,硬件設計時要而外加配置flash芯片,或者單片機負責上電時把程序寫到fpga里面,(如果程序較大,靈活的方案為fpga+單片機+大容量的flash);集成度高,以LE(包括查找表、觸發器及其他)為基本單元,有內嵌Memory、DSP等,支持IO標準豐富。具有易揮發性,需要有上電加載過程。可以簡單的理解為:cpld比較簡單,主要是邏輯運算能力,fpga=cpld+算法處理模塊。2 FPGA中,當選用AS 下載pof文件,無法成功時將sof轉換為jic文件,用EPCSx配置,下載時選用JTAG 下載轉換后的jic文件。轉換過程如下:1.Use the Assembler to generate an SRAM Object File (.sof) containing the FPGA configuration data.1.使用匯編器產生一個包含FPGA配置數據的SRAM目標文件(.sof)。2.Choose Convert Programming Files (File menu).2.選擇轉換編程文件(File-Convert Programming Files)。3.Under Output programming file, select JTAG Indirect Configuration File (.jic) in the Programming file type list.3. 在輸出編程文件下面,在編程文件類型列表中選擇JTAG間接配置文件(.jic)。(Output programming file:Programming file type:選擇JTAG Indirect Configuration File (.jic)。4.In the Configuration device list, select the target EPCS configuration device you want to program.4.在配置器件列表里,選擇你想對之編程的目標EPCS配置器件。(Configuration device:你要配置的芯片型號)5.In the File name box, type the file name for the JIC File you want to create.5.在文件名選擇欄(File name:output_file.jic),指定你想生成的JIC文件的名字(把output_file換成你想要的名字)。6.To specify an existing SRAM Object File (.sof) for conversion to a JIC File, select the SOF Data item under Input files to convert and click Add File.6.指定一個現有的SRAM目標文件(.sof)來轉換成JIC文件,在Input files to convert下面選擇SOF Data,點擊Add File.。7.To specify the target FPGA device that will program the EPCS device, select the Flash Loader item under Input files to convert and click Add Device.7.指定將要編程的EPCS的FPGA目標器件,選擇Flash Loader項,點擊Add Device。8.To generate the JIC file containing the Serial Flash Loader IP and EPCS programming data, click OK.8.生成包含串行Flash載入IP和EPCS編程數據的JIC文件,點OK。9.Choose Programmer (Tools menu).9.編程。10.If necessary, in the Mode list, select JTAG.10.選擇JTAG模式。11.To add the newly created JIC File to the programming list, click Add File in the Programmer window and select the JIC File.11.添加新生成的JIC文件到編程列表。12.In the same row as the FPGA device in the programming list, turn on the Program/Configure option.12.在編程列表中FPGA器件的同一行,開啟編程/配置選項。13.In the same row as the EPCS device in the programming list, turn on the Program/Configure option.13.在編程列表中EPCS器件的同一行,開啟編程/配置選項。14.To configure the FPGA with the Serial Flash Loader IP and then program the EPCS device, click Start in the Programmer window.14.開始編程。3 sof轉換為jic文件失敗時sof轉換為jic文件失敗,提示錯誤:文

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論