![北京理工大學數電期末試卷試題[含答案]_第1頁](http://file3.renrendoc.com/fileroot_temp3/2022-5/2/34d67bc0-71c6-4381-9ed6-7acc73072c00/34d67bc0-71c6-4381-9ed6-7acc73072c001.gif)
![北京理工大學數電期末試卷試題[含答案]_第2頁](http://file3.renrendoc.com/fileroot_temp3/2022-5/2/34d67bc0-71c6-4381-9ed6-7acc73072c00/34d67bc0-71c6-4381-9ed6-7acc73072c002.gif)
![北京理工大學數電期末試卷試題[含答案]_第3頁](http://file3.renrendoc.com/fileroot_temp3/2022-5/2/34d67bc0-71c6-4381-9ed6-7acc73072c00/34d67bc0-71c6-4381-9ed6-7acc73072c003.gif)
![北京理工大學數電期末試卷試題[含答案]_第4頁](http://file3.renrendoc.com/fileroot_temp3/2022-5/2/34d67bc0-71c6-4381-9ed6-7acc73072c00/34d67bc0-71c6-4381-9ed6-7acc73072c004.gif)
![北京理工大學數電期末試卷試題[含答案]_第5頁](http://file3.renrendoc.com/fileroot_temp3/2022-5/2/34d67bc0-71c6-4381-9ed6-7acc73072c00/34d67bc0-71c6-4381-9ed6-7acc73072c005.gif)
付費下載
下載本文檔
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、課程編號:ELC06011 北京理工大學2010-2011學年第二學期2009級數字電子技術基礎B 期末試題A卷注:試題答案必須書寫在答題紙上,在試題和草稿紙上答題無效。班級 學號 姓名 成績 一、(20分)填空1在如下門電路中,哪些輸出端能夠直接互連 bcde 。若輸出端不能互連,為什么? 輸出都呈現低阻抗,如果相連,如果一個門工作在高電平,一個門工作在低電平,會使兩個門內部形成過電流而損壞器件67 a) 普通TTL門電路;b)普通CMOS門電路;c)OC門;d)三態輸出門;e)OD門。2一個4位D/A轉換器的分辨率為 1/15 1/(2n-1) ,若參考電壓VREF = 6V,當輸入碼為0
2、110時,輸出電壓為 6/16*(8*0+4*1+2*1+1*0)=2 V。3存儲容量為2K×8位的隨機存儲器,地址線為 11(2的幾次方就是十幾根) 根,數據線為 8 根;若用1K×4位的RAM來實現上述存儲容量,需要4 片。4A/D轉換器一般需要經過采樣、保持、 量化 、 編碼 4個過程。5單穩態觸發器輸出脈沖的頻率取決于 ,輸出脈沖的寬度取決于 。6施密特觸發器有 2 個穩定狀態,單穩態觸發器有 1 個穩定狀態,多諧振蕩器 0 個穩定狀態。7ROM設計的組合邏輯電路如圖T1所示,寫出邏輯函數和的表達式。= (m1,m2,m6) ,= (m0,m1,m5) 。圖T1二、
3、(10分) 將下列各式化簡為最簡與或式,方法不限。 1 2,約束條件:B C+ACD=0答案略三、(10分) 已知圖T3中(a)(b)(c)為TTL門電路,(d)(e)為CMOS門電路,分別寫出各電路的輸出狀態(0或1或高阻)或輸出表達式。 (a) 高電平 VL代表低電平(b)cmos,ABCD (c)高阻 (d) CMOS 高阻 (e)高電平圖T3四、(10分) 試用一片4位并行加法器74LS283(圖T4)和異或門設計一個加/減法運算電路。當控制信號M=0時,實現輸入的兩個四位二進制數相加(Y3Y2Y1Y0=A3A2A1A0+B3B2B1B0);當M=1時,實現輸入的兩個四位二進制數相減(
4、Y3Y2Y1Y0=A3A2A1A0-B3B2B1B0)。圖T4關鍵:減法為補碼+1異或異或異或異或MA B C D五、(10分)編碼器74LS148和數據選擇器74LS151構成的邏輯電路如圖T5所示, 當輸入,試分別寫出所示電路輸出F的表達式(要求有分析過程)。74LS148和74LS151功能表分別如表T5-1和T5-2所示。表T51 74LS151功能表輸入輸出 Y1×××00000D00001D10010D20011D30100D40101D50110D60111D7 圖T5 表 T52 74LS148功能表輸入輸出1×××&
5、#215;××××11111011111111111010×××××××0000100××××××01001100×××××011010100××××0111011100×××01111100100××011111101100×01111111101000111111111110
6、個人建議將常用器件邏輯關系式記下來可以知道74LS148編碼器,74LS151數據選擇器對于數據選擇器簡單可知,例如輸出D0就是A2A1A0,對于D1就是A2A1A0那么我們簡單寫出其邏輯表達式F=EN(D0A1A2A0+D1A2A1A0.略)接下來是編碼器觀察其輸出為0的點Y2=I7+I6I7+I5 I6I7+I4 I5 I6I7其余同理,不做贅述分別代入D0-D7,得到輸出六、(15分)電路如圖T6所示,其中,。1說明555定時器構成電路的名稱,計算輸出的頻率,并計算輸出的占空比q。多諧振蕩器,占空比q=R1/(R1+R2) f=1/(R1+2*R2)*C *ln22分析由觸發器FF0、F
7、F1、FF2構成的時序電路的功能,要求寫出驅動方程、狀態方程,輸出方程,畫出狀態轉換圖,檢查電路能否自啟動,并說明電路功能。圖T6首先是D觸發器,Qn+1=D先寫出Q0,Q1,Q2,以及D0,D1,D2D0=Q1Q2 D1=Q1Q2 D2=Q0Q2Q0n+1= Q1nQ2n Q1n+1= Q1nQ2n Q2n+1= Q0nQ2n 列出真值表Q0nQ1nQ2nQ0n+1Q1n+1Q2n+1000001001010010011011100100000彌補不全的101010110010111100畫出狀態轉換圖因為形成環路,可以自啟動功能相當于五進制計數器輸出Y=Q0n七、(15分)圖T7所示是用兩
8、片四位同步二進制加法計數器74LS161接成的計數器。74LS161的功能表見表T7所示。1 試分析電路接成的是幾進制計數器,兩片之間是幾進制?2 是同步計數器還是異步計數器?異步(CP非同一時鐘)3 輸出與脈沖的頻率比? 1:164 畫出第二片74LS161(II)的狀態轉換圖。圖T7表T7 74LS161的功能表其中: 片I的Q2與片II的Q2都為1時置零,片1進位時激活片2,那就是說片I從0000-1111片2走1,不難看出片2為0100時,片1為0100時置零,那就是4X16+4=68位,片1為16位,片II為4位 八、(10分)試用JK觸發器設計一個三位計數器,其狀態轉換表如表T8所示。(要求寫明設計過程)。 計數順序電路狀態進位輸出C000001001020110301004110051110610107100180000 表T8參考書上P156進位CO=Q2Q1Q0利用JK觸發器 Qn+1=JQn+KQn根據時序圖做卡諾圖000111100001(對應n+1)01101011010001001011
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 同伴自助小組活動方案
- 同學畢業活動方案
- 質量文化培訓
- 醫院感染管理相關知識培訓
- 初中法制教育主題班會
- 后勤元旦活動方案
- 啟蒙班美術活動方案
- 吸管畫畫活動方案
- 員工交流日活動方案
- 南京疫情線下活動方案
- 2025年軌道車司機(中級)職業技能鑒定參考試題庫(含答案)
- 生物必修1教師用書
- 2024版壓力容器設計審核機考題庫-多選3-3
- 慢性阻塞性肺疾病急性加重期合并II型呼吸衰竭個案護理
- 路由與交換技術試題及答案
- (完整版)保安培訓課件
- 2025屆上海市(春秋考)高考英語考綱詞匯對照表清單
- 《外匯交易基礎知識培訓》詳解課件
- 汽油化學品安全技術說明書MSDS
- 輸變電專業知識培訓課件
- 新高考數學題型全歸納之排列組合專題18環排問題含答案及解析
評論
0/150
提交評論