電子線路與數(shù)字邏輯南昌大學(xué)20162017_第1頁
電子線路與數(shù)字邏輯南昌大學(xué)20162017_第2頁
電子線路與數(shù)字邏輯南昌大學(xué)20162017_第3頁
電子線路與數(shù)字邏輯南昌大學(xué)20162017_第4頁
電子線路與數(shù)字邏輯南昌大學(xué)20162017_第5頁
已閱讀5頁,還剩5頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、南昌大學(xué)考試試卷一【適用時間:20 1620 17學(xué)年第 一學(xué)期試卷類型:A 卷課程編號:J8000G0006試卷編勺:B2002課程名稱:電子線路與數(shù)字邏輯教師開課學(xué)院:軟件學(xué)院考試形式:閉卷填適用班級:軟件工程161-1614考試時間:120分鐘寫1、本試卷共_7頁。化試卷說明2、本次課程考試可以攜帶的特殊物品:O3、考試結(jié)束后,考生不得將試卷、答題紙和草稿紙帶出考場。題號一二三四五六七八九十總分累分人 簽名題分考專王狂省:所屬學(xué)院:生所屬專業(yè):填考生寫須知欄考生承諾考生學(xué)號: 所屬班級: 考試日期:1、請考生務(wù)必查看試卷中是否有缺頁或破損。如有立即舉手報告以便更

2、換。2、嚴(yán)禁代考,違者雙方均開除學(xué)籍;嚴(yán)禁作弊,違者取消學(xué)位授予資格;嚴(yán)禁自備草稿紙、攜帶手機試、攜帶小抄等入場,違者按考試違規(guī)處理。本人知道考試違紀(jì)、作弊的嚴(yán)重性,將嚴(yán)格遵守考場紀(jì)律,如若違反則愿意 接受學(xué)校按有關(guān)規(guī)定處分!考生簽名:一、填空題:(每空1分,共15分)1、十進制數(shù)(30)10 = ()2 = ()16 = ()8。2、二進制數(shù)(111010)2 = ()8421BCD 。3、-10010的補碼是。4、2016個“1”異或的結(jié)果是 。5、邏輯函數(shù)F AB (CD)AC的對偶表達式為。6、邏輯函數(shù)F AB CD在真值表中使得F=1的狀態(tài)的數(shù)量為 得分評閱人8、TTL與非門電路的外

3、部特性參數(shù)中,越大,在輸入低電平時的抗干擾能力越強。7、n個觸發(fā)器組成的計數(shù)器最多可以組成進制的計數(shù)器。9、5個D觸發(fā)器構(gòu)成環(huán)形計數(shù)器,其計數(shù)長度為 10、優(yōu)先編碼器74LS148的I s接0,輸入I 7 I 011010001 ,則輸出QcQbQa 11、當(dāng)4路數(shù)據(jù)選擇器的選擇控制變量A1、A0接變量A、B,數(shù)據(jù)入端D0、D1、D2、D3依次接C、0、0、C時,電路的輸出 W勺表達式為 。12、圖中555定時器構(gòu)成多諧振蕩器,其輸出矩形波的周期表達式為 ;若取Ri=2R2,則輸出矩 形波的占空比為。THTROUTbGbb5 60.01得分 評閱人、選擇題:(每題3分,共15分)1、中規(guī)模集成

4、電路 5G555可構(gòu)成多種功能電路,其中最適合用作定時和延遲功能的是()。A.多諧振蕩器B. 基本RS觸發(fā)器C.單穩(wěn)態(tài)觸發(fā)器D.施密特觸發(fā)器2、一個5位二進制加法器,從初態(tài)00000開始計數(shù),經(jīng)過200個輸入脈沖后,次計數(shù)器的狀態(tài)為()A.01001B.01010C.01000D.001003、已知某觸發(fā)的特性表如下(A、B為觸發(fā)器的輸入)其輸出信號的邏輯表達式為()ABQn+1說明00Qn保持010置0101置111Qn翻轉(zhuǎn)A. Q+1 =A B. Qn 1 AQn AQnC.Qn 1 AQn BQn D.Q n+1 = B4、下列不屬于組合邏輯電路的是()A.數(shù)據(jù)分配器 B. 寄存器 C.

5、數(shù)據(jù)選擇器D.優(yōu)先編碼器5、有一個左移移位寄存器,當(dāng)預(yù)先置入1011后,其串行輸入固定接 0,在4個移位脈沖CP作用下,四位數(shù)據(jù)的移位過程是()A. 1011-0110-1100-1000-0000B. 1011-0101-0010-0001-0000C. 10111100110111101111D. 10111010100110000111、分析題:(共30分)得分評閱人5分)1、試用代數(shù)法化簡下列邏輯函數(shù)為最簡“與或”表達式。(Y AB BD DCE D A5分);2、用卡諾圖化簡 Y(A,B,C,D)m(0,1,8,10) + d(2,3,4,5,11),化為最簡與或表達式。(;3、下列

6、函數(shù)描述的電路是否可能發(fā)生競爭?競爭結(jié)果是否會產(chǎn)生險象?什么情況下產(chǎn)生險象?若產(chǎn)生險I1 象,試用增加冗余項的方法消除。(5分)!(1) F1AB AC CDI(2)F2ABACDBCI_ _ _I(3)F3(AB)( AC)4、分析如圖所示組合邏輯電路的功能。(5分)5、試用“代數(shù)法”分析圖示邏輯電路(按步驟依次求解,畫出狀態(tài)表和狀態(tài)圖)。假定電路初始狀態(tài)為10分)“00”,說明該電路邏輯功能。(無需假定輸入序列作時間圖)(叵力1215R Ji10分)四、設(shè)計題:(共40分)1、試?yán)贸S弥幸?guī)模 4位二進制加法器74161實現(xiàn)一個55進制的計數(shù)器, 必須用預(yù)置數(shù)方法設(shè)計,要求畫出接線圖,允許附加適當(dāng)?shù)拈T電路實現(xiàn)。(芯片邏輯符號如下(CO為進位輸出):CP而l5EP ETT作狀態(tài)X0XX X異土清零JL1uK X毋置數(shù)X110 1保持X1iX 1保恃(田8)JI111 1計數(shù)74161功能表如下:Qo Qi Q± QaEPCOET 74161 l5沖瓦Dq d 5 Dj2、用一片3線-8線譯碼器74LS138和必要的門電路實現(xiàn)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論