數字電子技術知到智慧樹期末考試答案題庫2025年石河子大學_第1頁
數字電子技術知到智慧樹期末考試答案題庫2025年石河子大學_第2頁
數字電子技術知到智慧樹期末考試答案題庫2025年石河子大學_第3頁
數字電子技術知到智慧樹期末考試答案題庫2025年石河子大學_第4頁
數字電子技術知到智慧樹期末考試答案題庫2025年石河子大學_第5頁
已閱讀5頁,還剩22頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

數字電子技術知到智慧樹期末考試答案題庫2025年石河子大學高電平用0表示,低電平用1表示,稱為正邏輯。()

答案:錯邏輯表達式是邏輯函數常用的表示方法。()

答案:對邏輯函數兩次求反則還原,邏輯函數的對偶式再作對偶變換也還原為它本身。()

答案:對設計模值為89的二進制計數器和十進制計數器各自至少需要()級觸發器。

答案:7和8設計一個由三個輸入端、一個輸出端組成的判奇電路,其邏輯功能為:當奇數個輸入信號為高電平時,輸出為高電平,否則為低電平。其最簡邏輯電路圖為()。

答案:設計一個由三個輸入端、一個輸出端組成的判奇電路,其邏輯功能為:當奇數個輸入信號為高電平時,輸出為高電平,否則為低電平。其最簡邏輯電路圖為()。觸發器的輸出邏輯電平從1到0或從0到1的轉換稱為()。

答案:翻轉觸發器是構成時序邏輯電路的基本單元。()

答案:對若用4選1數據選擇器設計函數F=A+B,設以A為選擇控制信號的高位,則數據輸入D0D1D2D3的狀態是()。

答案:0111若將一TTL異或門(輸入端為A、B)當作反相器使用,則A、B端連接方式應為()。

答案:A或B中有一個接1或懸空若僅當輸入變量A、B全為“1”時,輸出F=0,則輸出與輸入的運算關系是()。

答案:與非若兩個函數具有相同的真值表,則兩個邏輯函數必然相等。()。

答案:對組合邏輯電路有若干個輸入端,只有一個輸出端。()

答案:錯組合邏輯電路任意時刻的穩定輸出只由該時刻的輸入信號取值組合決定,而與原電路狀態無關。()

答案:對組合邏輯電路中的競爭冒險是由()引起的。

答案:門電路的延時組合邏輯電路中一般應有JK觸發器。()

答案:錯組合邏輯電路一般由各種門電路組成。()

答案:對組合電路的特點是:任意時刻的輸出與電路的原狀態有關。()

答案:錯由真值表得到的邏輯函數一般都要經過化簡。()

答案:對由施密特觸發器構成的多諧振蕩器,其振蕩周期與()因素相關

答案:與RC、正向閾值電壓、負向閾值電壓以及電源電壓相關由D觸發器構成JK觸發器的電路是()

答案:由D觸發器構成JK觸發器的電路是()用真值表表示邏輯函數,缺乏直觀性。()

答案:對滯回特性是()的基本特性。

答案:施密特觸發電路求一個邏輯函數F的對偶式,可將F中的()。

答案:“·”換成“+”,“+”換成“·”;變量不變;常數中“0”換成“1”,“1”換成“0”欲將正弦信號轉換成與之頻率相同的脈沖信號,應使用()。

答案:施密特觸發器欲使JK觸發器按Q*=Q工作,可使JK觸發器的輸入端()。

答案:J=K=0;J=Q,K=Q';J=Q,K=0;J=0,K=Q'欲使JK觸發器按Q*=0工作,可使JK觸發器的輸入端()。

答案:J=Q,K=Q;J=Q,K=1;J=0,K=1某同學參加三門課程考試,規定如下:(1)課程A及格得1分,不及格得0分;(2)課程B及格得2分,不及格得0分;(3)課程C及格得4分,不及格得0分;若總得分大于5分(含5分),就可結業。試用“與非”門畫出實現上述要求的邏輯電路()。

答案:某同學參加三門課程考試,規定如下:(1)課程A及格得1分,不及格得0分;(2)課程B及格得2分,不及格得0分;(3)課程C及格得4分,不及格得0分;若總得分大于5分(含5分),就可結業。試用“與非”門畫出實現上述要求的邏輯電路()。有一個集成電路,手冊上規定VOL(max)=0.33V,VIL(max)=1.35V,VOH(min)=3.84V,VIH(min)=3.15V。那么差值VIL(max)-VOL(max)=1.02,稱為();VOH(min)-VIH(min)=0.69V,稱為()。()

答案:低電平噪聲容限,高電平噪聲容限有一個右移移位寄存器,當預先置入1011后,其串行輸入固定接0,在4個移位脈沖CP作用下,四位數據的移位過程是()。

答案:1011--0110--1100--1000--0000最基本的邏輯關系是:與、或、非。()

答案:對時序邏輯電路的輸出與電路的原狀態無關。()

答案:錯時序邏輯電路分析的關鍵是求出狀態方程和狀態轉換真值表,才可畫出時序圖。()

答案:對施密特觸發器是一種單穩態觸發器。()

答案:錯數字電路又稱為開關電路、邏輯電路。()

答案:對描述觸發器邏輯功能的方式包括()。

答案:時序圖;特征方程;狀態轉換圖;特性表接通電源后需觸發脈沖才能產生輸出矩形波的電路是()

答案:施密特觸發電路;單穩態觸發電路;雙穩態觸發器。接通電源后無需觸發脈沖就能直接產生輸出矩形波的電路是()。

答案:石英晶體振蕩器當七段顯示譯碼器的七個輸出端狀態為abcdefg=0011111時(高電平有效),譯碼器輸入狀態(8421BCD碼)應為C)。

答案:0110當七段顯示譯碼器的七個輸出端狀態為abcdefg=0011111時(高電平有效),譯碼器輸入狀態(8421BCD碼)應為()。

答案:0110當JK觸發器的輸入端為(),可以使JK觸發器按Q*=Q'工作。

答案:J=K=1;J=Q',K=Q常用的BCD碼有()。

答案:8421碼;余三碼帶符號二進制補碼01011001和11010011所表示的十進制數分別為()。

答案:89,–45已知Q3Q2Q1Q0為同步十進制計數器的觸發器輸出,若以Q3做進位,則其周期和正脈沖寬度是()。

答案:10個CP脈沖,正脈沖寬度為2個CP周期將實際問題轉換成邏輯問題第一步是要先寫出邏輯函數表達式。()

答案:錯將二進制數(101101.11)B轉換成十進制數是()。

答案:45.75將JK觸發器轉換為D觸發器的連接方法是:()。

答案:將JK觸發器轉換為D觸發器的連接方法是:()。將(57.6)8進行數制轉換時,轉換錯誤的是:()。

答案:(47.3)10對于T觸發器,若原態Q=0,欲使新態Q*=1,應使輸入T=()。

答案:1;Q'對于T觸發器,若原態Q=0,欲使新態Q*=0,應使輸入T=()。

答案:0;Q字符顯示器一般由八段發光二極管構成。()

答案:錯如果用3線-8線譯碼器(74HC138)和2線-4線譯碼器(74HC139)構成5線-32線譯碼器,則需要()。

答案:4片74HC138和1片74HC139在數字電路中,下列可實現“線與”功能的是()。

答案:TTL集電極開路門在圖示電路中,能完成Q*=Q的邏輯功能的電路有()。

答案:在圖示電路中,能完成Q*=Q的邏輯功能的電路有()。在下圖所示電路中,能完成T觸發器邏輯功能的電路有()。

答案:在下圖所示電路中,能完成T觸發器邏輯功能的電路有()。在下圖所示電路中,不能完成T觸發器邏輯功能的電路有().

答案:在下圖所示電路中,不能完成T觸發器邏輯功能的電路有().在一個8位的存儲單元中,能夠存儲的最大無符號整數是()。

答案:(FF)16;(255)10四個邏輯相鄰的最小項合并,可以消去()個因子。

答案:2哪些屬于施密持觸發電路的應用?()

答案:波形變換;脈沖鑒幅;脈沖整形。和Y(A,B,C)=A'B+C等價的表達式有()

答案:和Y(A,B,C)=A'B+C等價的表達式有()同步計數器是指()的計數器。

答案:各觸發器時鐘端連在一起,統一由系統時鐘控制同步計數器中,各觸發器受不同時鐘脈沖控制。()

答案:錯同步觸發器存在空翻現象,而邊沿觸發器和主從觸發器克服了空翻。()

答案:對同步時序電路具有統一的時鐘CP控制。()

答案:對同步二進制計數器一般由T觸發器組成。()

答案:對可以用來實現并/串轉換和串/并轉換的器件是()。

答案:移位寄存器單穩態觸發器的電路接好后,其暫穩態持續時間()。

答案:與電路本身的參數有關半加器有()個輸入,()個輸出。()。

答案:2,2十進制數38.47的8421BCD碼表示為()。

答案:(00111000.01000111)BCD以下代碼中為恒權碼的為()。

答案:8421BCD碼;5421BCD碼以下不屬于施密持觸發電路應用的是()。

答案:脈沖發生二進制編碼器是將輸入信號編成十進制數字的邏輯電路。()

答案:錯二極管、三極管、場效應管是常用的開關元件。()

答案:對兩片74LS160計數器串聯后,最大計數容量為()。

答案:100與編碼(0111)8421等價的編碼有()。

答案:(1100)5211;(1101)2421與十進制數(53.5)10等值的數或代碼為()。

答案:(01010011.0101)8421BCD;(65.4)8;(110101.1)2;(35.8)16與八進制數(47.3)8等值的數為():

答案:(100111.011)2;(27.6)16與二進制1011101相等的數有()。

答案:十進制數95;八進制數135與BCD編碼(1001)8421等價的編碼有()

答案:(1111)5211;(1111)2421不能構成移位寄存器的有()。

答案:基本SR鎖存器下列觸發器中存在約束條件的是()。

答案:維持阻塞上邊沿RS觸發器下列觸發器中,有約束條件的是()。

答案:RS鎖存器;脈沖觸發的RS觸發器;電平觸發的RS觸發器下列描述正確的是()。

答案:SR鎖存器是構成各種高性能觸發器的基本單元。;高電平觸發的觸發器的動作特點是在CLK=1(高電平期間)的全部時間內,S、R、D、J、K、T等數據輸入端的變化可引起觸發器狀態發生相應變化。;邊沿觸發器的動作特點是觸發器的輸出狀態僅僅取決于CP脈沖上邊沿或下邊沿到來時的S、R、D、J、K、T等輸入狀態,在此前或之后,輸入狀態的變化對輸出狀態均無影響。下列器件中,實現邏輯加法的運算是()。

答案:或門下列哪個屬于組合邏輯電路。()

答案:譯碼器;數據分配器;比較器下列哪個不屬于組合邏輯電路。()

答案:序列信號發生器;寄存器;環形計數器下列可以唯一描述組合邏輯電路功能的方式是()。

答案:卡諾圖下列不屬于組合邏輯電路是()。

答案:節拍脈沖發生器一個輸入為32線的二進制優先編碼器,其編碼輸出端至少有()線。

答案:5一個譯碼器若有100個譯碼輸出端,則譯碼器地址輸入端至少有()個。

答案:7一個米利型“0011”序列脈沖檢查電路的最簡狀態表中包含()個狀態,電路中有()個觸發器。()

答案:4,2一個四位二進制減法計數器的起始值為1001,經過100個時鐘脈沖作用之后的值為()。A.1101

答案:0101一個T’觸發器,令其初態為0,則經過2017個時鐘脈沖后其狀態為()。

答案:1一個8421BCD碼計數器至少需要()個觸發器。

答案:4一個4位二進制加法計數器,由0000狀態開始,經過297個輸入脈沖后,此計數器的狀態為()。

答案:1001Y(A,B,C,D)=Σ(m0,m2,m3,m5,m7,m8,m10,m11,m13,m15),其化簡結果正確的是()。

答案:B'D'+BD+B'C;B'D'+BD+CDT觸發器特性方程描述正確的是()。

答案:T觸發器特性方程描述正確的是()。TTL門電路采用推拉式輸出結構,其主要優點是降低電路的(),提高電路()的能力。()。

答案:靜態功耗,驅動負載TTL型門電路比CMS型門電路開關速度快。()

答案:對JK觸發器是一種全功能的觸發器。()

答案:對D觸發器有兩個輸入端,兩個輸出端。()

答案:錯CMOS數字集成電路與TTL數字集成電路相比,不是其優點的是()。

答案:高速度AB+A=A()

答案:對3線-8譯碼器74LS138接通電源后,無論地址輸入端怎樣變化,輸出均被封鎖在高電平,則其原因可能是()

答案:片選端S2'未有效接低電平;片選端S1未有效接高電平;片選端S3'未有效接地1+A=1()

答案:對

答案:1;0

答案:

答案:63

答案:上升沿,1

答案:

答案:3V

答案:

答案:BCD5421碼

答案:1腳稱為直接復位端,異步輸入端;1腳和4腳是低電平有效;1腳和4腳起作用不需要觸發信號的配合;1腳和4腳是用來置初態的

答案:

答案:A=0,B=1;A=1,B=0

答案:1;3;2

答案:A=0,B=1;A=1,B=0

答案:10;50%

答案:

答案:原變量換成反變量,反變量換成原變量。

答案:11111011

答案:5

答案:

答案:

答案:A'B'C+A'BC'+AB'C'+ABC;

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論