模擬電子技術基礎 第4版 習題及答案 第11章集成邏輯門電路答案_第1頁
模擬電子技術基礎 第4版 習題及答案 第11章集成邏輯門電路答案_第2頁
模擬電子技術基礎 第4版 習題及答案 第11章集成邏輯門電路答案_第3頁
模擬電子技術基礎 第4版 習題及答案 第11章集成邏輯門電路答案_第4頁
模擬電子技術基礎 第4版 習題及答案 第11章集成邏輯門電路答案_第5頁
已閱讀5頁,還剩4頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

第11章集成邏輯門電路答案在圖11.1(a)、(b)兩個電路中,試計算當輸入端為以下3種狀態時,輸出電壓并指出三極管T工作在何種狀態(飽和、截止、放大)。設T導通時。(1);(2);(3)輸人端懸空。圖11.1解:對于圖(a)電路:(1)時,假設T截止,則uB<0V,uBE<0<0.7V,假設成立。因此T工作在截止狀態,uO=VCC=12V。(2)時,假設T截止,則所以假設不成立,T的發射結應導通,設T處于放大狀態,則而∵∴T不處于放大狀態,而處于飽和狀態。取uO=0.5V。(3)輸人端懸空時,由于發射結反偏而截止,所以T處于截止狀態。uO=VCC=12V。對于圖(b)電路:(1)時,假設T截止,則假設成立。因此T工作在截止狀態,uO=VCC=5V。(2)時,假設T截止,則所以假設不成立,T的發射結應導通,設T處于放大狀態,則而∵∴T不處于放大狀態,而處于飽和狀態。取uO=0.5V。(3)輸人端懸空時,假設T截止,則所以假設不成立,T的發射結應導通,設T處于放大狀態,則而∵∴T不處于放大狀態,而處于飽和狀態。取uO=0.5V。試說明在下列情況下,圖11.2(a)、(b)的電壓表和電流表指示值各為多少?設該與非門IIH=30μA,IIS=1mA。(1)A懸空;(2)A接3.4V;(3)A接地。圖11.2解:(1)A懸空:(a)圖的電壓表和電流表指示值各為1.4V,0mA;(b)圖的A端電流表和B端電流表指示值各為0mA,1mA。(2)A接3.4V:(a)圖的電壓表和電流表指示值各為1.4V,30μA;(b)圖的A端電流表和B端電流表指示值各為30μA,1mA。(3)A接地:(a)圖的電壓表和電流表指示值各為0V,1mA;(b)圖的A端電流表和B端電流表指示值各為0.5mA,0.5mA。試分析圖11.3(a)、(b)電路的邏輯功能,列出真值表,寫出Pl、P2、P3的邏輯表達式。圖11.3解:設輸入、輸出高電平用“1”表示,輸入、輸出低電平用“0”表示,則對(a)(b)圖列出真值表如下表(a)、(b)所示。表(a)表(b)ABP1P20010010110011101ABP3001011101110所以:,,寫出圖11.4各電路的輸出表達式。已知門電路為TTL門電路。圖11.4解:;或如圖11.5(a)所示電路,已知輸入信號的波形如圖11.5(b)所示,請畫出輸出信號P和P′的電壓波形并寫出P的邏輯表達式。圖11.5解:邏輯表達式為或波形圖如下圖所示。ABD1.4VP′PCABD1.4VP′PC如圖11.6所示電路,試問各電壓表的指示值為多少?已知門電路為TTL門電路。32113211圖11.6解:V1表的指示值為:3.4V;V2表的指示值為:0V;V3表的指示值為:3.4V;寫出圖11.7各電路的輸出是什么狀態(高電平、低電平或高阻態)。已知這些門電路都是TTL電路。圖11.7解:(a)低電平;(b)低電平;(c)低電平;(d)高阻態;(e)低電平;(f)低電平若圖11.7中(b)、(d)、(e)、(f)的門電路是CMOS電路,那么這些電路的輸出又是什么狀態(高電平、低電平或高阻態)?解:(b)高電平;(d)高阻態;(e)高電平;(f)低電平試說明下列各種門電路中哪些輸出端可以并聯使用?(1)推拉式輸出級的TTL門電路;(2)TTL電路的OC門;(3)TT:L電路的TS門;(4)普通CMOS門;(5)漏極開路的CMOS門;(6)CMOS電路的TS門。解:可以并聯使用的門電路:(2)(3)(5)(6)。試指出如圖11.10所示TTL門電路中空閑輸入端X1、X2和X3應如何處理?圖11.10解:X1接“1”或VCC或變量C;X2和X3中應至少有一個接“0”或地。解:可以。兩輸入與非門和或非門將兩個輸入信號連接在一起,可當作反相器。因A.A=A,A+A=A;異或門將另外輸入信號接高電平,即B=1,解:2個OC門,3個TTL負載門,6個輸入端。(1)UOH=UCC-IRU.RU=UCC-(2*100uA+6*20uA)RU>UOHmin=3.2VRU<(UCC-3.2)/320uA=5.625kΩ(2)UOL=UCC-IRU.RU=UCC-(8mA-3*0.4mA)RU<UOLmax=0.4VRU>(UCC-0.4)/6.8mA=676Ω解:2個OC門,3個TTL負載門,6個輸入端。(1)UOL=UCC-IRU.RU=UCC-(8mA-3*0.4mA)RU<UOLmax=0.4VRU>(UCC-0.4)/6.8mA=676Ω(2)UOH=UCC-IRU.RU=UCC-(2*100uA-6*20uA)RU>UOHmin=3.2VRU<(UCC-3.2)/80uA=22.5kΩ寫出圖11.14所示ECL電路輸出F1、F2和F3的表達式。解:ECL電路的輸出端可以直接并聯,實現“線或”功能,故:解:1個OC門,2個TTL負載門,4個輸入端。(1)UOL=UDD-IRU.RU=UCC-(8mA-2*0.001mA)RU<UOLmax=0.3VRU>(UDD-0.3)/8mA=587.5Ω(2)UOH=UDD-IRU.RU=UDD-(50uA-4*1uA)RU>UOHmin=4VRU<(UDD-4)/46uA=21.73kΩ寫出圖11.16所示電路的邏輯表達式。圖11.16解:如圖11.17所示,已知TTL門各端輸入信號,試在下面兩種情況下畫出輸出端P1、P2、P3波形。(1)不考慮各門tpd;(2)考慮各門tpd。圖11.17解:(1)不考

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論