數(shù)電課件版1 - 7二章門電路_第1頁(yè)
數(shù)電課件版1 - 7二章門電路_第2頁(yè)
數(shù)電課件版1 - 7二章門電路_第3頁(yè)
數(shù)電課件版1 - 7二章門電路_第4頁(yè)
數(shù)電課件版1 - 7二章門電路_第5頁(yè)
已閱讀5頁(yè),還剩53頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

一、門電路的概念

實(shí)現(xiàn)基本邏輯運(yùn)算和常用復(fù)合邏輯運(yùn)算的電子電路與或非與非或非異或與或非概述與門或門非門與非門或非門異或門與或非門1二、邏輯變量與兩狀態(tài)開(kāi)關(guān)低電平高電平斷開(kāi)閉合高電平3V低電平0V二值邏輯:所有邏輯變量只有兩種取值(1或

0)。數(shù)字電路:通過(guò)電子開(kāi)關(guān)

S的兩種狀態(tài)(開(kāi)或關(guān))獲得高、低電平,用來(lái)表示

1或

0。3V3V邏輯狀態(tài)1001S可由二極管、三極管或MOS管實(shí)現(xiàn)2三、高、低電平與正、負(fù)邏輯負(fù)邏輯正邏輯0V5V2.4V0.8V

高電平和低電平是兩個(gè)不同的可以截然區(qū)別開(kāi)來(lái)的電壓范圍。010V5V2.4V0.8V103四、分立元件門電路和集成門電路①

分立元件門電路:用分立的元器件和導(dǎo)線連接起來(lái)構(gòu)成的門電路。②

集成門電路:

把構(gòu)成門電路的元器件和連線,都制作在一塊半導(dǎo)體芯片上,再封裝起來(lái)。常用:CMOS和

TTL

集成門電路4五、數(shù)字集成電路的集成度一塊芯片中含有等效邏輯門或元器件的個(gè)數(shù)小規(guī)模集成電路SSI(SmallScaleIntegration)<10門/片或<100元器件/片中規(guī)模集成電路MSI(MediumScaleIntegration)10~99門/片或100~999元器件/片大規(guī)模集成電路LSI

(LargeScaleIntegration)

100~9999門/片或1000~99999元器件/片超大規(guī)模集成電路VLSI(VeryLargeScaleIntegration)>10000門/片或>100000元器件/片562.1.1理想開(kāi)關(guān)的開(kāi)關(guān)特性一、靜態(tài)特性①斷開(kāi)②閉合SAK2.1半導(dǎo)體二極管、三極管和MOS管的開(kāi)關(guān)特性7SAK2.1半導(dǎo)體二極管、三極管和MOS管的開(kāi)關(guān)特性二、動(dòng)態(tài)特性①開(kāi)通時(shí)間:②關(guān)斷時(shí)間:閉合)(斷開(kāi)斷開(kāi))(閉合普通開(kāi)關(guān):靜態(tài)特性好,動(dòng)態(tài)特性差半導(dǎo)體開(kāi)關(guān):靜態(tài)特性較差,動(dòng)態(tài)特性好幾百萬(wàn)/秒幾千萬(wàn)/秒82.1.2半導(dǎo)體二極管的開(kāi)關(guān)特性一、靜態(tài)特性①外加正向電壓(正偏)二極管導(dǎo)通(相當(dāng)于開(kāi)關(guān)閉合)②外加反向電壓(反偏)二極管截止(相當(dāng)于開(kāi)關(guān)斷開(kāi))硅二極管伏安特性陰極A陽(yáng)極KPN結(jié)-AK+P區(qū)N區(qū)++++++++--------正向?qū)▍^(qū)反向截止區(qū)反向擊穿區(qū)0.50.7/mA/V01.結(jié)構(gòu)示意圖、符號(hào)和伏安特性9D+-+-2.二極管的開(kāi)關(guān)作用:[例]uO=0VuO=2.3V電路如圖所示,試判別二極管的工作狀態(tài)及輸出電壓。二極管截止二極管導(dǎo)通[解]D0.7V+-10二、動(dòng)態(tài)特性1.二極管的電容效應(yīng)結(jié)電容C

j擴(kuò)散電容CD2.二極管的開(kāi)關(guān)時(shí)間電容效應(yīng)使二極管的通斷需要一段延遲時(shí)間才能完成tt00(反向恢復(fù)時(shí)間)≤ton—開(kāi)通時(shí)間toff—關(guān)斷時(shí)間1112一、靜態(tài)特性NPN2.1.3半導(dǎo)體三極管的開(kāi)關(guān)特性發(fā)射結(jié)集電結(jié)發(fā)射極emitter基極base集電極collectorbiBiCec(電流控制型)1.結(jié)構(gòu)、符號(hào)和輸入、輸出特性NNP(Transistor)(1)

結(jié)構(gòu)示意圖和符號(hào)132.半導(dǎo)體三極管的開(kāi)關(guān)應(yīng)用發(fā)射結(jié)反偏T截止發(fā)射結(jié)正偏T導(dǎo)通+

RcRb+VCC

(12V)+uo

iBiCTuI3V-2V2k

2.3k

放大還是飽和?14飽和導(dǎo)通條件:+

RcRb+VCC

+12V+uo

iBiCTuI3V-2V2k

2.3k

≤因?yàn)樗?5二、動(dòng)態(tài)特性3-2t00.9ICS0.1ICSt030.3t01617補(bǔ)充:(1)N溝道增強(qiáng)型MOS場(chǎng)效應(yīng)管1.結(jié)構(gòu)P型襯底N+N+BGSDSiO2源極S漏極D襯底引線B柵極G2.符號(hào)2.1.4MOS管的開(kāi)關(guān)特性182.MOS管的開(kāi)關(guān)作用:(1)N溝道增強(qiáng)型MOS管+VDD+10VRD20k

BGDSuIuO+VDD+10VRD20k

GDSuIuO開(kāi)啟電壓UTN=2ViD+VDD+10VRD20k

GDSuIuORONRD19(2)P溝道增強(qiáng)型MOS管-VDD-10VRD20k

BGDSuIuO-VDD-10VRD20k

GDSuIuO-VDD-10VRD20k

GDSuIuO開(kāi)啟電壓UTP=-2ViD20二、動(dòng)態(tài)特性1.MOS管極間電容柵源電容C

GS柵漏電容CGD

在數(shù)字電路中,這些電容的充、放電過(guò)程會(huì)制約MOS管的動(dòng)態(tài)特性,即開(kāi)關(guān)速度。漏源電容CDS1~3pF0.1~1pF21VDDt00.9ID0.1IDt0VDDt02.開(kāi)關(guān)時(shí)間開(kāi)通時(shí)間關(guān)斷時(shí)間2223uYuAuBR0D2D1+VCC+10V2.2分立元器件門電路2.2.1二極管與門和或門一、二極管與門3V0V符號(hào):與門(ANDgate)ABY&0V0VUD=0.7V0V3V3V0V3V3V真值表ABY000110110001Y=AB電壓關(guān)系表uA/VuB/VuY/VD1D200033033導(dǎo)通導(dǎo)通0.7導(dǎo)通截止0.7截止導(dǎo)通0.7導(dǎo)通導(dǎo)通3.724二、二極管或門uY/V3V0V符號(hào):或門(ORgate)ABY≥10V0VUD=0.7V0V3V3V0V3V3VuYuAuBROD2D1-VSS-10V真值表ABY000110110111電壓關(guān)系表uA/VuB/VD1D200033033導(dǎo)通導(dǎo)通-0.7截止導(dǎo)通2.3導(dǎo)通截止2.3導(dǎo)通導(dǎo)通2.3Y=A+B25正與門真值表正邏輯和負(fù)邏輯的對(duì)應(yīng)關(guān)系:ABY000110110001ABY=AB&負(fù)或門真值表ABY111001001110AB≥1同理:正或門負(fù)與門26一、半導(dǎo)體三極管非門T截止T導(dǎo)通2.2.2三極管非門(反相器)飽和導(dǎo)通條件:+VCC+5V1k

RcRbT+-+-uIuO4.3k

β

=30iBiCT飽和因?yàn)樗?7電壓關(guān)系表uI/VuO/V0550.3真值表0110AY符號(hào)函數(shù)式+VCC+5V1k

RcRbT+-+-uIuO4.3k

β

=30iBiC三極管非門:AY1AY28uYuAuBR0D2D1+VCCY=ABuYuAuBROD2D1-VSSY=A+B二極管與門和或門復(fù)習(xí):半導(dǎo)體三極管非門+VCCRcRbT+-+-uIuOiBiC復(fù)習(xí):二、MOS三極管非門MOS管截止2.MOS管導(dǎo)通(在可變電阻區(qū))真值表0110AY+VDD+10VRD20k

BGDSuIuO1.+-uGS+-uDS故31+VDD+10VB1G1D1S1uAuYTNTPB2D2S2G2VSS+-uGSN+-uGSP2.3CMOS集成門電路2.3.1CMOS反相器一、電路組成及工作原理AY10V+10VuAuGSNuGSPTNTPuY0V<UTN<UTP截止導(dǎo)通10V10V>UTN>UTP導(dǎo)通截止0VUTN=2VUTP=-2V+10VRONPuY+VDD10VSTNTP+10VRONNuY+VDD0VSTNTP33二、靜態(tài)特性1.電壓傳輸特性:iD+VDDB1G1D1S1+uI-uOTNTPB2D2S2G2VSSABCDEFUTNVDDUTHUTPUNLUNHAB段:uI<UTN,uO=VDD、iD

0,功耗極小。0uO/VuI/VTN截止、TP導(dǎo)通,BC段:TN導(dǎo)通,uO略下降。CD段:TN、TP均導(dǎo)通。DE、EF段:與

BC、AB段對(duì)應(yīng),TN、TP的狀態(tài)與之相反。轉(zhuǎn)折電壓指為規(guī)定值時(shí),允許波動(dòng)的最大范圍。UNL:輸入為低電平時(shí)的噪聲容限。UNH:輸入為高電平時(shí)的噪聲容限。=0.3VDD噪聲容限:342.電流傳輸特性:iD+VDDB1G1D1S1+uI-uOTNTPB2D2S2G2VSSABCDEFUTNVDDUTHUTPUNLUNH0uO/VuI/VABCDEF0iD/mAuI/VUTH電壓傳輸特性電流傳輸特性AB、EF段:

TN、TP總有一個(gè)為截止?fàn)顟B(tài),故iD

0。CD段:

TN、Tp均導(dǎo)通,流過(guò)兩管的漏極電流達(dá)到最大值iD=iD(max)

。閾值電壓:UTH=0.5VDD(VDD=3~18V)352.3.2CMOS與非門、或非門、與門和或門A

BTN1TP1

TN2TP2Y00011011截通截通通通通截截通截截截截通通1110與非門一、CMOS與非門uA+VDD+10VVSSTP1TN1TP2TN2ABYuBuYAB&00100111Y=36或非門二、CMOS或非門uA+VDD+10VVSSTP1TN1TN2TP2ABYuBuYA

BTN1TP1

TN2TP2Y00011011截通截通通通通截截通截截截截通通1000AB≥10010011137三、CMOS與門和或門1.CMOS與門AB&Y1+VDDVSSTP1TN1TP2TN2ABYABY&+VDDB1G1D1S1ATNTPB2D2S2G2VSS382.CMOS或門Y1+VDDB1G1D1S1ATNTPB2D2S2G2VSSAB≥1ABY≥1+VDDVSSTP1TN1TN2TP2ABY39四、帶緩沖的

CMOS與非門和或非門1.基本電路的主要缺點(diǎn)①電路的輸出特性不對(duì)稱:當(dāng)輸入狀態(tài)不同時(shí),輸出等效電阻不同。②電壓傳輸特性發(fā)生偏移,導(dǎo)致噪聲容限下降。2.帶緩沖的門電路在原電路的輸入端和輸出端加反相器。1ABY與非門或非門同理緩沖或非門與非門緩沖&11402.3.3CMOS與或非門和異或門一、CMOS與或非門1.電路組成:&&&ABCD&≥1YABCDY12.工作原理:

由CMOS基本電路(與非門和反相器)組成。41二、CMOS異或門1.電路組成:&&&ABY2.工作原理:&YAB=1

由CMOS基本電路(與非門)組成。422.3.4CMOS傳輸門、三態(tài)門和漏極開(kāi)路門一、CMOS傳輸門(雙向模擬開(kāi)關(guān))1.電路組成及符號(hào):TPCVSS+VDDIO/uuOI/uuTNCIO/uuOI/uuTG2.工作原理:TN、TP均導(dǎo)通,TN、TP均截止,導(dǎo)通電阻小(幾百歐姆)關(guān)斷電阻大(≥109

)(TG門—TransmissionGate)①②43二、CMOS三態(tài)門1.電路組成+VDDVSSTP2TN1TP1AYTN212.工作原理Y與上、下都斷開(kāi)TP2、TN2均截止Y=Z(高阻態(tài)—非1非0)TP2、TN2均導(dǎo)通011使能端

010控制端低電平有效(1或0)3.邏輯符號(hào)或YA1ENYA1ENEN控制端高電平有效①②44三、CMOS漏極開(kāi)路門(OD門

OpenDrain)1.電路組成BA&1+V

DDYBGDSTNVSSRD外接YAB&符號(hào)①漏極開(kāi)路,工作時(shí)必須外接電源和電阻。2.主要特點(diǎn)②可以實(shí)現(xiàn)線與功能:輸出端用導(dǎo)線連接起來(lái)實(shí)現(xiàn)與運(yùn)算。YCD&P1P2+V

DDYRD③

可實(shí)現(xiàn)邏輯電平變換:④

帶負(fù)載能力強(qiáng)。452.4TTL集成門電路(Transistor—TransistorLogic)2.4.1TTL反相器一、電路組成及工作原理+VCC(5V)R1uIuo4k

AD1T1T2T3T4DR21.6k

R31k

R4130

Y輸入級(jí)中間級(jí)輸出級(jí)D1—保護(hù)二極管防止輸入電壓過(guò)低。當(dāng)uI<-0.5~-0.7V時(shí),D1

導(dǎo)通,uI

被鉗制在-0.5~-0.7V,不可能繼續(xù)下降。1.電路組成

因?yàn)镈1只起保護(hù)作用,不參加邏輯判斷,為了便于分析,今后在有些電路中將省去。472.工作原理+VCC(5V)R1uIuo4k

AT1T2T3T4DR21.6k

R31k

R4130

Y0VT1的基極電壓無(wú)法使

T2和T4

的發(fā)射結(jié)導(dǎo)通T1深度飽和T2、T4截止,iC1=0RL拉電流T3、D

導(dǎo)通0V3.6V0V0.7V0V負(fù)載的等效電阻iC15V因?yàn)樗詣t①48+VCC(5V)R1uIuo4k

AT1T2T3T4DR21.6k

R31k

R4130

Y2.工作原理ebc因?yàn)?/p>

:uE>uB>uC,即發(fā)射結(jié)反偏集電結(jié)正偏iii=βiib=(1+βi)ibc

e

3.6V1.4V0.7V②T1倒置放大狀態(tài)T2飽和,T3、D均截止T4飽和導(dǎo)通uO=UCES4≤0.3V1V0.3V0.3uI/VuO/V03.63.60.3則所以49+VCC+5VR14k

AD2T1T2T3T4DR21.6k

R31k

R4130

Y輸入級(jí)中間級(jí)輸出級(jí)D1BT1—多發(fā)射極三極管e1e2bc等效電路:1.A、B只要有一個(gè)為00.3V1VT2、T4截止5VT3、D

導(dǎo)通3.6V2.4.2TTL與非門和其它邏輯門電路一、TTL與非門2.A、B

均為1理論:實(shí)際:T2、T4導(dǎo)通T3、D

截止uO=UCES4≤0.3V3.6V3.6V0.7V1V0.3V4.3V+VCC+5V4k

AD2T1T2T3T4D1.6k

1k

130

Y輸入級(jí)中間級(jí)輸出級(jí)D1BR1R2R3R43.6V3.6V4.3V2.1VRL+VCC0.7V1V0.3V整理結(jié)果:1110ABY00011011與非門AB&50二、TTL或非門iB1+VCC+5VR1AD1T1T2T3T4DR2R3R4YR

1BD1

T1

T2

i

B1輸入級(jí)中間級(jí)輸出級(jí)1.A、B只要有一個(gè)為1T2、T4飽和T3、D

截止uO=0.3V,Y=05V2.1V1V1V1V0.3V3.6V2.A、B

均為0iB1、i

B1分別流入T1、T

1

的發(fā)射極T2、T

2均截止則T4截止T3、D

導(dǎo)通3.6V0.3V0.3V0.3V整理結(jié)果:1000ABY00011011或非門AB≥1其它邏輯門原理相似。512.4.3TTL集電極開(kāi)路門和三態(tài)門一、集電極開(kāi)路門—OC門(OpenCollectorGate)+VCC+5VR1AD2T1T2T4R2R

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論