VHDL程序結構學習課件_第1頁
VHDL程序結構學習課件_第2頁
VHDL程序結構學習課件_第3頁
VHDL程序結構學習課件_第4頁
VHDL程序結構學習課件_第5頁
已閱讀5頁,還剩7頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

許鋼

2024/1/4《在系統(tǒng)可編程技術應用設計&SOPC技術及應用》1第2講VHDL程序結構例2-1:文件d24_conc.vhd

LIBRARYIEEE; --使用IEEE庫USEIEEE.STD_LOGIC_1164.ALL; --使用程序包ENTITYd24_concIS

PORT( i:instd_logic_vector(1downto0); o:outstd_logic_vector(3downto0));ENDENTITYd24_conc;ARCHITECTURE

a

ofd24_concis

begin process(i) begin caseiis when"00"=>o<="0001"; when"01"=>o<="0010"; when"10"=>o<="0100"; when"11"=>o<="1000"; whenothers=>o<="XXXX"; endcase; endprocess;ENDARCHITECTURE

a; 許鋼

2024/1/4《在系統(tǒng)可編程技術應用設計&SOPC技術及應用》2第2講VHDL程序結構例2-1:文件d24_conc.vhd

LIBRARYIEEE; --使用IEEE庫USEIEEE.STD_LOGIC_1164.ALL; --使用程序包ENTITYd24_concIS

PORT( i:instd_logic_vector(1downto0); o:outstd_logic_vector(3downto0));ENDENTITYd24_conc;ARCHITECTURE

a

ofd24_concis

begin process(i) begin caseiis when"00"=>o<="0001"; when"01"=>o<="0010"; when"10"=>o<="0100"; when"11"=>o<="1000"; whenothers=>o<="XXXX"; endcase; endprocess;ENDARCHITECTURE

a; 許鋼

2024/1/4《在系統(tǒng)可編程技術應用設計&SOPC技術及應用》3第2講VHDL程序結構VHDL把一個電路模塊看作一個單元,對任何一個單元的描述包括接口描述和內部特性描述兩個部分。接口描述稱為設計實體,它提供該單元的公共信息,如名稱、端口等;內部特性描述稱為結構體,它定義單元的內部操作特性,描述實體端口間的邏輯關系。2.1實體實體說明單元:ENTITY

實體名IS[GENERIC(類屬表);][PORT(端口表);]ENDENTITY

實體名;要求:VHDL源程序文件名必須與實體名一致!許鋼

2024/1/4《在系統(tǒng)可編程技術應用設計&SOPC技術及應用》4第2講VHDL程序結構類屬說明語句:

GENERIC(常數名:數據類型:設定值;常數名:數據類型:設定值;……);例:GENERIC(width1:INTEGER:=8;width2:INTEGER:=15);在MaxPlusII環(huán)境下,對輸入信號的位寬謹慎使用!例如:ENTITYd24_concISGENERIC(width1:INTEGER:=3); PORT(i:instd_logic_vector(width1-2downto0); o:outstd_logic_vector(width1downto0));ENDENTITYd24_conc;ARCHITECTUREaofd24_concisbeginprocess(i)--編譯將會出錯!

…………ENDARCHITECTUREa;2.1實體許鋼

2024/1/4《在系統(tǒng)可編程技術應用設計&SOPC技術及應用》5第2講VHDL程序結構端口說明語句:

PORT(端口名:端口模式數據類型;端口名:端口模式數據類型;……);端口相當于這個實體元件的管腳或與其它模塊聯系的信號線。端口模式:2.1實體許鋼

2024/1/4《在系統(tǒng)可編程技術應用設計&SOPC技術及應用》6第2講VHDL程序結構VHDL把一個電路模塊看作一個單元,對任何一個單元的描述包括接口描述和內部特性描述兩個部分。接口描述稱為設計實體,它提供該單元的公共信息,如名稱、端口等;內部特性描述稱為結構體,它定義單元的內部操作特性,描述實體端口間的邏輯關系。2.2結構體結構體的語句格式:ARCHITECTURE

結構體名OF

實體名IS[說明語句]BEGIN

[

功能描述語句

]ENDARCHITECTURE

結構體名;許鋼

2024/1/4《在系統(tǒng)可編程技術應用設計&SOPC技術及應用》7第2講VHDL程序結構2.2結構體并行執(zhí)行!許鋼

2024/1/4《在系統(tǒng)可編程技術應用設計&SOPC技術及應用》8第2講VHDL程序結構每個實體可以有多個結構體,配置(configuration)可以為實體指定一個特定的結構體。此外還有元件配置、塊配置等。例:ENTITYd24_concIS PORT( i:instd_logic_vector(1downto0); o:outstd_logic_vector(3downto0));ENDENTITYd24_conc;ARCHITECTUREaofd24_concis ……ENDARCHITECTUREa;ARCHITECTUREbofd24_concis ……ENDARCHITECTUREb;CONFIGURATION

conf1

OF

d24_conc

ISFORaENDFOR;ENDconf1;2.3配置

許鋼

2024/1/4《在系統(tǒng)可編程技術應用設計&SOPC技術及應用》9第2講VHDL程序結構2.4庫、程序包

庫的調用說明:LIBRARY

庫名;

庫的使用:

USE

庫名.程序包名.項目名;庫的種類:IEEE庫:使用時必須聲明。STD庫:VHDL的標準庫,可以不聲明(由具體開發(fā)環(huán)境決定)。WORK庫:用戶設計的現行工作庫,可以不聲明(由具體開發(fā)環(huán)境決定)

。例:LIBRARYIEEE;--使用IEEE庫USEIEEE.STD_LOGIC_1164.ALL;--使用IEEE庫中STD_LOGIC_1164程序包--的所有項目許鋼

2024/1/4《在系統(tǒng)可編程技術應用設計&SOPC技術及應用》10第2講VHDL程序結構常用的程序包:Std_logic_1164屬于IEEE庫,包含常用的數據類型。Std_logic_arithStd_logic_unsignedStd_logic_signed屬于IEEE庫,由Synopsys公司開發(fā),擴展了一些數據類型和算術運算符。例:USEIEEE.std_logic_arith.all2.4庫、程序包許鋼

2024/1/

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論