




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
數字邏輯智慧樹知到課后章節答案2023年下煙臺大學煙臺大學
緒論單元測試
計算機的五大組成部分是()、()、()、輸入設備和輸出設備。
A:運算器B:硬盤C:存儲器D:控制器
答案:運算器;存儲器;控制器
數字邏輯課程是計算機專業的一門學習硬件電路的專業基礎課。
A:對B:錯
答案:對
計算機的運算器是能夠完成算術和邏輯運算的部件,邏輯運算比如與運算。
A:錯B:對
答案:對
第一章測試
與二進制數1101011.011對應的十六進制數為()
A:6B.6B:6B.3C:53.3D:73.3
答案:6B.6
與二進制數101.011等值的十進制數是()
A:3.625B:5.375C:5.175D:5.675
答案:5.375
(17)10對應的二進制數是()
A:10001B:10110C:10011D:101111
答案:10001
數字電路中用“1”和“0”分別表示兩種狀態,二者通常無大小之分
A:錯B:對
答案:對
格雷碼具有任何相鄰碼只有一位碼元不同的特性
A:對B:錯
答案:對
以下代碼中為無權碼的為()
A:余三碼B:8421BCD碼C:格雷碼D:5421BCD碼
答案:余三碼;格雷碼
十進制數25用8421BCD碼表示為(
)
A:10101B:11001C:11010D:00100101
答案:00100101
BCD碼1001對應的余3BCD碼是()
A:1100B:1011C:1000D:1010
答案:1100
8421BCD碼001001010100轉換成十進制數為()
A:1250B:254C:252D:1124
答案:254
第二章測試
在何種輸入情況下,“或非”運算的結果是邏輯0
A:任一輸入為0,其他輸入為1B:全部輸入是0C:全部輸入是1D:任一輸入為1
答案:任一輸入為1
一個兩輸入端的門電路,當輸入為1和0時,輸出不是1的門是()
A:或門B:異或門C:與非門D:或非門
答案:或非門
求一個邏輯函數F的對偶式,可將F中的(
)。
A:“·”換成“+”,“+”換成“·”B:變量不變C:原變量換成反變量,反變量換成原變量D:常數中“0”換成“1”,“1”換成“0”
答案:“·”換成“+”,“+”換成“·”;變量不變;常數中“0”換成“1”,“1”換成“0”
對于一個邏輯函數而言,任意兩個最小項之積為()。
A:0B:4C:1D:2
答案:0
下列等式正確的是()
A:AB+AB′=A+BB:A(AB)′=A+B′C:A(A+B+C)′=B′C′
D:A+AB+B=A+B
答案:A+AB+B=A+B
用公式法化簡邏輯函數Y=AB(A+B'C)最簡與或式為()
A:ACB:A'BC:BCD:AB
答案:AB
用公式法化簡函數為最簡與或式F=A+C+B'+A'BC'
A:1B:A+BC'C:A+B'D:A
答案:1
邏輯函數的表示方法中具有唯一性的是()
A:表達式B:卡諾圖C:邏輯圖D:真值表
答案:真值表
當變量A、B、C
取值為101時,下列三變量函數最小項中等于
1的是
A:m3B:m7C:m5D:m1
答案:m5
邏輯函數Y(A,B,C,D)=∑m(0,1,2,3,4,6,8,9,10,11,14)的最簡與或式為()
A:B'+CD'+ADB:B'+CD'+A'D'C:B'+A'D'D:B'+CD'
答案:B'+CD'+A'D'
邏輯函數Y(A,B,C,D)=∑m(3,5,6,7,10)+∑d(0,1,4,8)的最簡與或式為()
A:A'B'D'B:A'+B'CD'C:A'+B'D'D:A'
答案:A'+B'D'
函數Y=B'+A中,包含的最小項個數為
(
).
A:2B:3C:4D:1
答案:3
第三章測試
將與非門當做反相器使用時各輸入端連接的方法是(
)。
A:選一個輸入端作為輸入,其余的輸入端接低電平B:選一個輸入端作為輸入,其余的輸入端懸空C:各輸入端并接作為輸入D:選一個輸入端作為輸入,其余的輸入端接高電平
答案:各輸入端并接作為輸入;選一個輸入端作為輸入,其余的輸入端接高電平
三態輸出門的輸出端可以出現(
)3種狀態。
A:高阻B:低阻C:低電平D:高電平
答案:高阻;低電平;高電平
按集成度可以把集成電路分為(
)
集成電路。
A:超大規模(VLSI)
B:中規模(MSI)
C:大規模(LSI)D:小規模(SSI)
答案:超大規模(VLSI)
;中規模(MSI)
;大規模(LSI);小規模(SSI)
基本邏輯門是
(
)。
A:非門B:與門C:異或門D:或門
答案:非門;與門;或門
正邏輯關系是指(
)。
A:用L表示高電平,用H表示低電平B:用1表示高電平,用0表示低電平C:用0表示高電平,用1表示低電平D:用A表示高電平,用B表示低電平
答案:用1表示高電平,用0表示低電平
為實現數據傳輸的總線結構,要選用(
)門電路。
A:異或門B:與非門C:三態門D:或非門
答案:三態門
第四章測試
下列電路中,不屬于組合邏輯電路的有(
)。
A:全加器B:寄存器C:數據選擇器D:計數器
答案:寄存器;計數器
組合邏輯電路在電路結構上的特點是(
)。
A:只含有門電路B:可以有觸發器C:不含反饋電路D:不含存儲單元
答案:只含有門電路;不含反饋電路;不含存儲單元
對一個3線-8線譯碼器正確的敘述是(
)。
A:它是二進制譯碼器B:它有8個主要輸入端C:它有3個主要輸入端D:同一時間只有一個輸出端是有效的
答案:它是二進制譯碼器;它有3個主要輸入端;同一時間只有一個輸出端是有效的
組合邏輯電路的特點有(
)。
A:任何時刻的輸出,僅與當時的輸入狀態組合有關,與電路過去的狀態無關B:任何時刻的輸出,與當時的輸入狀態組合及電路過去的狀態有關C:不具有“記憶”功能D:具有“記憶”功能
答案:任何時刻的輸出,僅與當時的輸入狀態組合有關,與電路過去的狀態無關;不具有“記憶”功能
輸出高電平有效的4線—16線譯碼器的輸入,ABCD=1010時,輸出Y15~Y0=(
)。
A:0000010000000000B:0000000000100000C:0000000000001010D:1010000000000000
答案:0000010000000000
4位二進制譯碼器,其輸出端個數為()
A:16B:4C:8D:10
答案:16
4選1數據選擇器的地址輸入為A1、A0,數據輸入為D0、D1、D2、D3,若用它實現邏輯函數F=A+B,且A、B作地址輸入量,則要求數據輸入端D0D1D2D3為(
)
A:0001B:0000C:0111D:1111
答案:0111
一位數據比較器,若A、B為兩個一位數碼的表示變量,當A>B時輸出Y=1,則輸出Y的表達式為Y=(
)
A:AB'B:A’B+AB’C:A'BD:A+B
答案:AB'
對于普通編碼器和優先編碼器下面的說法正確的是()
A:普通編碼器和優先編碼器都允許輸入多個編碼信號B:普通編碼器只允許輸入一個編碼信號,優先編碼器允許輸入多個編碼信號C:普通編碼器和優先編碼器都只允許輸入一個編碼信號D:普通編碼器允許輸入多個編碼信號,優先編碼器只允許輸入一個編碼信號
答案:普通編碼器只允許輸入一個編碼信號,優先編碼器允許輸入多個編碼信號
8線—3線優先編碼器74HC148輸入端I1’、I5’同時有效時輸出二進制數為()。
A:010B:101C:001D:100
答案:010
當變量A,B,C取值為000和111時,輸出Y為1,其他均為0.因此它是一種能夠判斷(
)。
A:輸出信號是否為0B:輸出信號是否一致C:輸入信號是否為0D:輸入信號是否一致
答案:輸入信號是否一致
全加器是指(
)。
A:兩個同位的二進制數和來自低位的進位三者相加B:不帶進位兩個同位的二進制數相加C:兩個同位的十進制數相加D:兩個同位的二進制數相加
答案:兩個同位的二進制數和來自低位的進位三者相加
將1999個“1”異或起來得到的結果為1
A:錯B:對
答案:對
一個二進制編碼器若需要對4個輸入信號進行編碼,則要采用4位二進制代碼
A:對B:錯
答案:錯
第五章測試
按邏輯功能來劃分,觸發器可以分為(
)。
A:T觸發器B:RS觸發器C:JK觸發器D:D觸發器
答案:T觸發器;RS觸發器;JK觸發器;D觸發器
有一個與非門構成的SR鎖存器,當輸入為R'=0,S'=1時,則Q*為()
A:不定B:保持C:1D:0
答案:0
對觸發器正確的敘述是(
)。
A:它是組合邏輯電路的基本組成單元B:不同類型的觸發器可以相互轉換C:它的Q端反映了它的狀態D:它是最簡單的時序邏輯電路
答案:不同類型的觸發器可以相互轉換;它的Q端反映了它的狀態;它是最簡單的時序邏輯電路
當JK觸發器處于翻轉功能時,其輸出的次態為(
)。
A:0B:1C:與原態相同D:與原態相反
答案:與原態相反
欲使D觸發器按Q*=Q'工作,應使輸入D=()
A:QB:1C:Q'D:0
答案:Q'
鐘控RS觸發器的特征方程是(
)
A:Q*=S+R'QB:Q*=S'+QC:Q*=R+S'QD:Q*=R'+Q
答案:Q*=S+R'Q
對于JK觸發器,輸入J=0,K=1,CLK脈沖作用后,觸發器的次態應為()。
A:1B:QC:Q'D:0
答案:0
對于JK觸發器,若J=K,則可完成(
)觸發器的邏輯功能
A:TB:DC:T'觸發器D:RS
答案:T
存儲8位二進制信息要(
)個觸發器。
A:2B:8C:4D:3
答案:8
RS觸發器中,不允許的輸入是()
A:RS=10B:RS=11C:RS=01D:RS=00
答案:RS=11
第六章測試
下圖電路中,Y與CLK的頻率之比為()
A:42:1B:1:42C:1:55D:1:56
答案:1:56
圖示電路是()進制計數器。
A:9B:7C:12
D:6
答案:7
下面屬于時序電路的特點的是()
A:時序電路由各種門電路構成,不具有記憶功能B:時序電路的輸出僅取決于當前的輸入C:時序電路的輸出不僅取決于當前的輸入,還和原來的狀態有關D:時序電路通常由組合電路和觸發器構成
答案:時序電路的輸出不僅取決于當前的輸入,還和原來的狀態有關;時序電路通常由組合電路和觸發器構成
時序邏輯電路按觸發器時鐘端的連接方式不同可以分為(
)。
A:自啟動時序邏輯B:異步時序邏輯電路C:同步時序邏輯電路D:非自啟動時序邏輯
答案:異步時序邏輯電路;同步時序邏輯電路
對計數器以下敘述正確的是(
)。
A:有十進制和二進制計數器B:二進制計數器就是一個觸發器C:有同步和異步計數器D:有加法,減法,加/減計數器之分
答案:有十進制和二進制計數器;有同步和異步計數器;有加法,減法,加/減計數器之分
移位寄存器不具有的功能是()
A:串并轉換B:數據運算C:數據存儲D:譯碼功能
答案:譯碼功能
可以用來暫時存放數據的器件叫(
)。
A:T觸發器B:D觸發器C:JK觸發器D:寄存器
答案:寄存器
3級觸發器若構成環型計數器,其模值為(
)。
A:3B:8C:4D:6
答案:3
四位移位寄存器可以寄存四位數碼,若將這些數碼全部從串行輸出端輸出,需經過(
)個時鐘周期。
A:4B:3C:5D:6
答案:4
若4位同步二進制減法計數器當前的狀態是0111,下一個輸入時鐘脈沖后,其內容變為(
)。
A:0011B:1000C:0111D:0110
答案:0110
(
)是時序邏輯電路的典型電路。
A:譯碼器B:編碼器C:數值比較器
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- T/CNIDA 010-2023核電廠建(構)筑物變形監測系統技術規程
- T/CNCA 015-2022改性鎂-煤基固廢充填材料
- T/CIE 152-2022微電子器件假冒翻新物理特征識別方法與程序
- T/CHTS 10075-2022自動駕駛車輛事故責任數據采集及分析技術要求
- T/CHC 2002-2020生殖健康咨詢服務機構建設與管理規范
- T/CGCC 77-2023基于區塊鏈的預付交易平臺建設和運行規范
- T/CGA 38-2023投資鉑金條
- T/CEMIA 017-2018多模光纖預制棒用石英襯管和套管
- T/CECS 10214-2022鋼面鎂質復合風管
- T/CECS 10081-2020餐廚廢棄物智能處理設備
- 2025-2030年中國煤電行業市場深度發展趨勢與前景展望戰略研究報告
- 2025年醫院感染控制試題及答案
- 浙江省溫州市環大羅山聯盟2024-2025學年高一下學期期中考試 英語 PDF版含答案
- 環境保護項目進度安排與保障措施
- 馬工程西方經濟學(精要本第三版)教案
- 考研項目合同協議模板
- 砼攪拌站安裝、拆卸工程安全技術交底
- 重慶財經學院專職輔導員招聘真題2024
- DBJ04-T 312-2024 濕陷性黃土場地勘察及地基處理技術標準
- 公路工程標準施工招標文件(2018年版)
- DL∕T 5776-2018 水平定向鉆敷設電力管線技術規定
評論
0/150
提交評論