




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
VHDL基礎(chǔ)第三章3.1硬件描述語言概述VHDL:VHSIC(VeryHighSpeedIntegratedCircuit)HDLHDL:HardwareDescribeLangaugeVHDL具有與具體硬件電路無關(guān)和與設(shè)計平臺無關(guān)的特性,并且具有良好的電路行為描述和系統(tǒng)描述的能力;學習HDL的幾點重要提示1.了解HDL的可綜合性問題HDL可以用來系統(tǒng)仿真和硬件實現(xiàn)。如果程序只用于仿真,那么幾乎所有的語法和編程方法都可以使用。但如果我們的程序是用于硬件實現(xiàn)(例如:用于FPGA設(shè)計),那么我們就必須保證程序“可綜合”(程序的功能可以用硬件電路實現(xiàn))。
學習HDL的幾點重要提示2.用硬件電路設(shè)計思想來編寫HDL
學好HDL的關(guān)鍵是充分理解HDL語句和硬件電路的關(guān)系。編寫HDL,就是在描述一個電路,我們寫完一段程序以后,應當對生成的電路有一些大體上的了解,而不能用純軟件的設(shè)計思路來編寫硬件描述語言。學習HDL的幾點重要提示3.語法掌握貴在精30%的基本HDL語句就可以完成95%以上的電路設(shè)計,很多生僻的語句并不能被所有的綜合軟件所支持,在程序移植或者更換軟件平臺時,容易產(chǎn)生兼容性問題,也不利于其他人閱讀和修改。建議多用心鉆研常用語句,理解這些語句的硬件含義。3.1.1組合電路描述entity
mux21a
isport(a,b:
in
bit;
s:
in
bit;
y:
out
bit);end;architecture
one
of
mux21a
isbegin
y<=a
when
s='0'
else
b;end;3.1.2
VHDL結(jié)構(gòu)實體:描述了電路器件的外部情況和各信號端口的基本性質(zhì)。entity
mux21a
isport(a,b:
in
bit;
s:
in
bit;
y:
out
bit);end;實體名實體名是標識符,可以由設(shè)計者自定,好的實體名應該體現(xiàn)器件的基本功能。3.1.2
VHDL結(jié)構(gòu)端口語句:用來描述電路的端口及端口信號的性質(zhì)。port(
a,b
:
in
bit
;
s
:
in
bit
;
y
:
out
bit
);端口信號名可以自定義。端口信號名端口模式數(shù)據(jù)類型限定了數(shù)據(jù)對象的取值范圍和數(shù)值類型,即對其傳輸或存儲的數(shù)據(jù)做明確界定。數(shù)據(jù)類型端口模式用于定義端口上數(shù)據(jù)流動的方向。3.1.2
VHDL結(jié)構(gòu)可綜合的端口模式有4種:(1)IN——輸入端口;(2)OUT——輸出端口;(3)INOUT——雙向端口;(4)BUFFER——緩沖端口;3.1.2
VHDL結(jié)構(gòu)數(shù)據(jù)類型BIT:取值范圍是邏輯位‘1’和‘0’;可以參與邏輯運算或算數(shù)運算;bit_vector(1downto0);axmuxcbds23.1.2
VHDL結(jié)構(gòu)結(jié)構(gòu)體的一般表達式如下:architecture<結(jié)構(gòu)體名>of<所對應實體名>is[說明語句]
begin功能描述語句end;3.1.2
VHDL結(jié)構(gòu)architectureoneofmux21aisbegin y<=awhens='0'else b;end;賦值符號<=表示輸入端口a的數(shù)據(jù)向輸出端口y傳輸;數(shù)據(jù)比較符由“=”連接的表達式的數(shù)據(jù)類型是BOOLEAN類型,其取值分別為TRUE和FALSE。3.1.2
VHDL結(jié)構(gòu)條件信號賦值語句:when_else賦值目標<=表達式when賦值條件
else
表達式when賦值條件
else
……
表達式;
y<=awhen(s=“00”)else bwhen(s=“01”)else cwhen(s=“10”)else d;aycbdsmux2注意1、條件測試具有順序性;2、各賦值條件可以同時成立;3、至少有一個ELSE,即至少是兩分支;3.1.2
VHDL結(jié)構(gòu)選擇信號賦值語句:with_select_whenwith 選擇表達式 select賦值目標<=表達式when 選擇值,
表達式when 選擇值,
……,
表達式when 選擇值;
with sselect y<=awhen “00”, bwhen “01”,
cwhen “10”, dwhen others;aymuxcbds2注意1、條件測試不分先后;2、各賦值條件不能重復;3、不允許存在條件涵蓋不全的現(xiàn)象;上機練習:分別用when_else語句和with_select_when語句實現(xiàn)4選1數(shù)據(jù)選擇器,要求完成設(shè)計輸入、編譯和仿真。仿真時注意輸入信號波形編輯的原則是a、b、c、d有所不同,兩個選擇輸入端按00、01、10、11四種情況出現(xiàn)即可。請啟動Tools→RTLViewer觀察不同語句所對應電路結(jié)構(gòu)有何不同;注意事項:1、新建文件時,選擇vhdlfile選項;2、保存文件時,文件名必須和實體名一致;with_select_whenwhen_else問題已經(jīng)學了哪兩個語句,其基本格式如何?有什么區(qū)別?實現(xiàn)四選一數(shù)據(jù)選擇器時硬件邏輯電路是否相同?3.1.3簡單信號賦值語句
賦值目標<=表達式;entity
mux21a
isport(a,b,s:
in
bit;
y:
out
bit);end;architecture
one
of
mux21a
issignald,e:bit;begin
d<=a
and(not
s);e<=bands; y<=dore;end;賦值符號兩側(cè)的數(shù)據(jù)類型必須一致!3.1.4邏輯操作符運算符功能AND與OR或NAND與非NOR或非XOR異或XNOR同或NOT非3.1.5if語句architecture
one
of
mux21a
isbegin
ifs=‘0’theny<=a;
elsey<=b;
end
if;
end;architecture
one
of
mux21a
isbegin
process(a,b,s) begin
ifs=‘0’theny<=a;
elsey<=b;
end
if;
endprocess;
end;3.1.5if語句If語句的結(jié)構(gòu)(1):If條件句then順序語句;else順序語句;endif;這是一個兩分支結(jié)構(gòu),包含了所有可能的條件,是完整條件語句;3.1.5if語句If語句的結(jié)構(gòu)(2):If條件句then順序語句;elsIf條件句then順序語句;elsIf條件句then順序語句;……else順序語句;endif;這是一個多分支結(jié)構(gòu),包含了所有可能的條件,是完整條件語句;3.1.6組合電路和完整條件語句賦值目標<=表達式when賦值條件
else
表達式when賦值條件
else
……
表達式;with選擇表達式 select賦值目標<=表達式when 選擇值
表達式when 選擇值
……
表達式when others;組合電路都是由完整條件語句構(gòu)成的!3.1.7進程語句進程的基本格式:[進程標號:]PROCESS[(敏感信號表)][IS]
<說明區(qū)>
BEGIN
<順序語句>
ENDPROCESS[進程標號];敏感信號敏感信號是這樣的信號:它的變化可以啟動進程。通常要求將進程中的所有輸入信號都放入敏感信號表中。上機練習:If條件句then順序語句;elsIf條件句then順序語句;elsIf條件句then順序語句;……else順序語句;endif;用上面結(jié)構(gòu)實現(xiàn)4選1數(shù)據(jù)選擇器,要求完成設(shè)計輸入、編譯和仿真,并思考該語句是不是完整條件語句。請啟動Tools→RTLViewer觀察對應電路結(jié)構(gòu)的特點,跟以前的練習比較,與哪個語句實現(xiàn)的電路結(jié)構(gòu)相同;3.2時序電路的描述時序電路是數(shù)字邏輯中必不可少的組成部分,下面以典型的時序元件D觸發(fā)器為例來說明時序電路的VHDL規(guī)則,從而得出時序電路描述的一般規(guī)律和設(shè)計方法。3.2.1
D觸發(fā)器實體描述:entity
dff1
isport(d:
in
bit;
clk:
in
bit;
q:
out
bit);end;3.2.1
D觸發(fā)器entity
dff1
isport(d:
in
std_logic;
clk:
in
std_logic;
q:
out
std_logic);end;library
ieee;useieee.std_logic_1164.all;entity
dff1
isport(d:
in
std_logic;
clk:
in
std_logic;
q:
out
std_logic);end;3.2.1
D觸發(fā)器標準邏輯位數(shù)據(jù)類型:STD_LOGICTYPEBITIS(‘0’,’1’);--只有兩種取值TYPESTD_LOGICIS(‘U’,’X’,’0’,’1’,’Z’,’W’,’L’,’H’,’-’);涉及庫和標準程序包LIBRARYWORK;LIBRARYSTD;USESTD.STANDARD.ALL;LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;STD_LOGIC數(shù)據(jù)類型在數(shù)字器件中實現(xiàn)的只有其中的4~5種值,即’X’,’0’,’1’,’Z’,其他值通常不可綜合。3.2.1
D觸發(fā)器結(jié)構(gòu)體描述:請敘述D觸發(fā)器的功能。當時鐘脈沖CLK的上升沿到來時,輸入端D的值賦給輸出端Q。上升沿的表達方法是:CLK’EVENTANDCLK=‘1’EVENT叫做信號屬性函數(shù),其用法是:<信號名>’ENENT含義是:信號的取值在一個極小時間段內(nèi)發(fā)生變化。3.2.1
D觸發(fā)器architecture
one
of
dff1
isbegin
if
clk'event
and
clk='1'
then
q<=d;
endif;
end;architecture
one
of
dff1
isbegin
process(d,clk)
begin
if
clk'event
and
clk='1'
then
q<=d;
endif;
endprocess;end;完整條件語句?3.2.1
D觸發(fā)器(圖)3.2.1
D觸發(fā)器architecture
one
of
dff1
issignalq1:std_logic;begin
process(d,clk)
begin
if
clk'event
and
clk='1'
then
q1<=d;
endif;
endprocess;q<=q1;end;3.2.1
D觸發(fā)器3.2.1
D觸發(fā)器信號定義和數(shù)據(jù)對象格式:signal
信號名:數(shù)據(jù)類型;內(nèi)部節(jié)點信號的定義位置: architecture
one
of
dff1
is signalq1:std_logic; begin
……定義q1的目的是為了在設(shè)計更大的電路時使用由此引入的節(jié)點。3.2.1
D觸發(fā)器architectureoneofdff1isbeginprocess(d,clk)
variableq1:std_logic;
begin
if
clk'event
and
clk='1'thenq1:=d;
endif; q<=q1;endprocess;end;3.2.1
D觸發(fā)器3.2.1
D觸發(fā)器數(shù)據(jù)對象:在vhdl中數(shù)據(jù)對象相當于一種容器,它能夠接受不同數(shù)據(jù)類型的賦值。在vhdl中,數(shù)據(jù)對象有三種:即信號、變量、常量。在vhdl中,被定義的標識符必須被確定為某數(shù)據(jù)對象,同時還必須被定義為某種數(shù)據(jù)類型。問題:引入時序電路結(jié)構(gòu)的必要條件是什么?(跟組合電路相比較而言)不完整條件語句的使用3.2.2不完整條件語句和時序電路例:數(shù)值比較器
entitycompis
port(a,b:inbit;
y:outbit); end; architectureoneofcompis begin process(a,b)
begin ifa>btheny<='1';
elsifa<btheny<='0';
endif;
endprocess; end;3.2.2不完整條件語句和時序電路3.2.2不完整條件語句和時序電路ifa>btheny<='1';elsifa<btheny<='0';endif;ifa>btheny<='1';elsey<='0';endif;3.2.2不完整條件語句和時序電路3.2.2不完整條件語句和時序電路結(jié)論:引入時序電路結(jié)構(gòu)的必要條件是:不完整條件語句的出現(xiàn),而與電路中是否存在clk‘eventandclk=‘1’
語句沒有關(guān)系;不完整條件語句不局限于if語句;3.2.3節(jié)時序電路的不同表述方法自己看。3.2.3計數(shù)器的設(shè)計四位二進制加法計數(shù)器的功能描述:clkCQ[3..0]counterCQ端初值為0,CLK上升沿有效;當CLK端上升沿到來時,輸出端加1。
LIBRARYIEEE; USEIEEE.STD_LOGIC_1164.ALL;
ENTITYCNT4IS PORT(CLK:INSTD_LOGIC;CQ:BUFFERINTEGERRANGE15DOWNTO0);END;ARCHITECTUREONEOFCNT4ISBEGIN PROCESS(CLK) BEGIN IFCLK’EVENTANDCLK=‘1’THENCQ<=CQ+1;
ENDIF; ENDPROCESS;END;
LIBRARYIEEE;
USEIEEE.STD_LOGIC_1164.ALL;
USEIEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITYCNT4ISPORT(CLK:INSTD_LOGIC; CQ:OUTSTD_LOGIC_VECTOR(3DOWNTO0));
END;
ARCHITECTUREONEOFCNT4IS
SIGNALCQI:STD_LOGIC_VECTOR(3DOWNTO0); BEGIN
PROCESS(CLK)
BEGIN
IFCLK'EVENTANDCLK='1'THENCQI<=CQI+1;
ENDIF; ENDPROCESS;
CQ<=CQI; END;3.2.3計數(shù)器的設(shè)計四位二進制加法計數(shù)器的功能描述:clkCQ[3..0]counterrst為異步復位端;en為同步使能端;cout為進位輸出端;rstencout實體的定義參考例3-21(64頁)1)中間節(jié)點的定義:variablecqi:std_logic_vector(3downto0);2)異步復位端的實現(xiàn):Ifrst=‘1’thencqi:=(others=>’0’);3)同步使能端的實現(xiàn):Ifen=‘1’thencqi:=cqi+1;4)進位輸出端的實現(xiàn):Ifcqi=9thencout<=‘1’elsecout<=‘0’;endif;實驗3:含異步復位端和同步使能端的60進制加法計數(shù)器的設(shè)計設(shè)計要點:參考例3-21,修改其中輸出端cq的位數(shù)為:std_logic_vector(5downto0);ifcqi<59thencqi:=cqi+1;注意異步復位端和同步使能端是如何實現(xiàn)的;注意IF語句嵌套時的格式;注意賦值語句CQI:=(OTHERS=>’0’)的用法和含義;上機注意事項:保存文件時修改默認的文件名vhdl1為實體名(解決方法);參照原理圖法中100進制計數(shù)器進行引腳分配和下載,獨立完成硬件測試,其中時鐘輸入端仍然選擇Pin93。實驗報告要求:一、實驗目的:學習實用計數(shù)器的設(shè)計,進一步理解同步和異步的概念,熟悉并掌握復雜if語句的用法。復習仿真和硬件測試的步驟,進一步熟悉fpga的設(shè)計流程;二、實驗原理:請敘述該計數(shù)器個輸入輸出端口的作用;解釋以下三條語句的含義并說明為什么要這樣做;程序中使用了兩種形式的if語句,請說明其中所包含的完整條件語句和不完整條件語句都有哪些;三、實驗要求:完成程序的編輯、編譯,獨立完成語法錯誤的排查;進行仿真驗證和硬件測試;實驗報告要求:四、回答問題:什么叫運算符重載,程序中哪些地方出現(xiàn)了運算符重載,請舉例說明。參考例3-19和61頁的有關(guān)文字說明整數(shù)類型的定義方法。vhdl語言的數(shù)據(jù)對象有哪三種,說明信號和變量的定義方法。請依據(jù)仿真波形來說明什么是異步復位端和同步清零端3.3全加器的VHDL描述本節(jié)通過全加器的設(shè)計流程,介紹含有全加器的VHDL程序,學習case語句和元件例化語句的用法。3.3.1用case語句描述半加器(3-16)absumcout00000110101011013.3.1用case語句描述半加器(3-16)case語句屬于順序語句,因此必須放在進程中使用;case語句的一般表述是:case<表達式>iswhen<選擇值或標識符>=><順序語句>;…<順序語句>;when<選擇值或標識符>=><順序語句>;…<順序語句>;……whenothers=><順序語句>;endcase;注意事項:選擇值必須在表達式的取值范圍內(nèi);選擇值不能重復;一般需加others;3.3.1用case語句描述半加器(3-16)signalselect:std_logic_vector(1downto0);
select<=a&b;caseselectis
when“00”=>so<=‘0’;co<=‘0’;when“01”=>so<=‘1’;co<=‘0’;when“10”=>so<=‘1’;co<=‘0’;when“11”=>so<=‘0’;co<=‘1’;whenothers=>NULL;endcase;3.3.1用case語句描述半加器(3-16)關(guān)于并置操作符:&→并置操作符的作用是:將操作數(shù)或數(shù)組合并起來形成新的數(shù)組。→可以是這種方式:‘0’
&‘1’,其結(jié)果是“01”;→也可以是這種方式:‘VH’&‘DL’,其結(jié)果是
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 中國紅尾扯旗魚項目創(chuàng)業(yè)計劃書
- 中國桑蠶養(yǎng)殖項目創(chuàng)業(yè)計劃書
- 中國開源軟件項目創(chuàng)業(yè)計劃書
- 中國集群通信系統(tǒng)項目創(chuàng)業(yè)計劃書
- 2025年學校教職工公寓租賃合同樣本示例
- 中國牛肝菌項目創(chuàng)業(yè)計劃書
- 中國奶山羊養(yǎng)殖項目創(chuàng)業(yè)計劃書
- 中國干黃花菜項目創(chuàng)業(yè)計劃書
- 中國豆制品加工項目創(chuàng)業(yè)計劃書
- 網(wǎng)絡營銷與品牌建設(shè)-洞察闡釋
- 2024年黑龍江醫(yī)療衛(wèi)生事業(yè)單位招聘(藥學)備考試題庫(含答案)
- 2024年新高考1卷數(shù)學真題試卷及答案
- 湖北省武漢市洪山區(qū)2023-2024學年七年級下學期期末考試語文試卷
- 施工現(xiàn)場水電費協(xié)議
- 畜產(chǎn)品加工學復習資料
- 預防接種門診驗收表4-副本
- 離心泵的結(jié)構(gòu)與工作原理通用課件
- 畜牧業(yè)的生物安全與疫情防控
- 國開電大可編程控制器應用實訓形考任務5
- 關(guān)于皮膚科藥物知識講座
- 【小學心理健康教育分析國內(nèi)外文獻綜述4100字】
評論
0/150
提交評論