




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
學習要求:掌握門集成電路、器件、電路電氣方面的基礎知識,以便構建出符合實際要求的電路和系統。掌握門電路延時、觸發器定時、時序電路原理掌握PLD方面的原理第6章背景知識專題2/2/20231請查資料,半導體硅材料在性能上遇到了什么瓶頸?石墨烯材料有何優點?想想看,你還有什么辦法來提高集成電路的集成度?集成電路中的導電連線是鋁線好還是銅線好?有人說,電路的延時是電路的固有屬性,對不對?邏輯函數有時延嗎?
思考與報告6.1第6章背景知識專題(續)2/2/20232思考與報告6.2第6章背景知識專題(續)2012年諾貝爾物理學獎的獲獎者為法國科學家沙吉·哈羅徹(SergeHaroche)與美國科學家大衛·溫蘭德(DavidJ.Winland),獲獎理由是“突破性的試驗方法使得測量和操縱單個量子系統成為可能”。他們的突破性的方法,使得這一領域的研究朝著基于量子物理學而建造量子計算機邁出了第一步。就如傳統計算機在上世紀的影響那樣,或許量子計算機將在本世紀以同樣根本性的方式改變我們的日常生活。請查資料了解相關知識。2012年諾貝爾物理學獎2/2/20233習題
1、自學軟件Multisim。2、用一個NMOS管和一個PMOS管構成一個反相器,測試它的傳輸特性,寫出測試報告。3、完成課后習題:6.4,6.5,6.6,6.7,6.10第6章背景知識專題(續)2/2/202346.1設計空間集成電路集成度小規模集成電路(SSI)中規模集成電路(MSI)大規模集成電路(LSI)超大規模集成電路(VLSI)2/2/20235半導體材料常用的半導體材料的特性參數有:禁帶寬度、電阻率、載流子遷移率(載流子即半導體中參加導電的電子和空穴)、非平衡載流子壽命、位錯密度。禁帶寬度由半導體的電子態、原子組態決定,反映組成這種材料的原子中價電子從束縛狀態激發到自由狀態所需的能量。電阻率、載流子遷移率反映材料的導電能力。6.1設計空間(續)2/2/20236石墨烯材料于2004年制成石墨烯材料。石墨烯又稱單層石墨,是目前能夠生產出的最薄、最堅硬的材料,僅有一個原子厚,導電速度相當于硅的30倍,接近光速。石墨烯被普遍認為會最終替代硅,從而引發電子工業革命。安德烈·海姆
康斯坦丁·諾沃肖洛夫
2010年度諾貝爾物理獎獲得者6.1設計空間(續)2/2/20237
CMOS電路工藝6.1設計空間(續)數字邏輯將物理量實際值的無窮集映射為兩個子集,隱藏了模擬世界的缺陷。由于在很大范圍內的連續量被表示為同一個二進制值,所以數字邏輯能夠大大避免元件和電源的變化以及噪聲的影響。2/2/20238—制造業—由氧化、淀積、離子注入或蒸發形成新的薄膜或膜層曝光刻蝕硅片測試和封裝用掩膜版重復20-30次
CMOS電路工藝2/2/20239
MOS晶體管6.1設計空間(續)
MOS晶體管模型2/2/202310Intel45nm工藝高-k柵介質金屬柵極晶體管技術Gordon.Moore稱為是自上世紀60年代晚期推出多晶硅柵極金屬氧化物半導體(MOS)晶體管以來,晶體管技術領域里最重大的突破。高-k柵介質+金屬柵極晶體管普通MOS晶體管6.1設計空間(續)2/2/202311
MOS晶體管
電阻特別大,斷開狀態;電阻特別小,導通狀態。
柵極與其它極之間電阻極大,電流很小,稱為漏電流。通過電容耦合。6.1設計空間(續)2/2/2023126.1設計空間(續)完全互補CMOS電路2/2/202313
CMOS反相器
CMOS電路的開關模型
CMOS邏輯電路很省電6.1設計空間(續)2/2/202314
CMOS與非門
CMOS或非門
CMOS邏輯門的一般形式串聯的N網絡并聯的P網絡6.1設計空間(續)2/2/202315
CMOS邏輯電平6.1設計空間(續)2/2/202316非反相門邏輯上的求反是“免費”獲得的,而且用少于反相門所需的晶體管數目來設計非反相門電路是不可能的。
CMOS非反相緩沖器、與門和或門都可由反相器與相應的反相門連接組成。6.1設計空間(續)2/2/202317CMOS電路的穩態電氣特性根據右圖,可定義小于2.4伏的電壓為CMOS低輸入電平,而大于2.6伏的電壓為高輸入電平。僅當輸入在2.4伏和2.6伏之間時,反相器產生非邏輯輸出電壓。工程實踐表明,對于高、低電平,應采用更為保守的規定。6.1設計空間(續)2/2/2023186.1設計空間(續)---工藝參數對于高速工藝,出于速度的考慮,扇入通常不超過4或5個,大扇入門往往采用低扇入門連接而成。扇入:在特定的邏輯系列中,門電路所具有的輸入端的數目,被稱為該邏輯系列的扇入(系數)。2/2/202319
扇出:門電路在不超出其最壞輸出情況的條件下,能夠驅動的輸入端個數。扇出不僅依賴于輸出端的特性,還依賴于它驅動的輸入端的特性。度量扇出的方法是采用標準負載
每個被驅動的門的輸入在驅動門的輸出上提供一個用標準負載單元度量的負載。最大扇出:所能驅動的最大負載
負載增大,轉換時間也增大,但不得大于其允許的最大值當輸出負載大于扇出能力時,產生較大的延時:
采用多個門并行實現
在輸出端增加緩沖區6.1設計空間(續)---工藝參數2/2/202320噪聲容限:一種對噪聲大小的度量,表示多大的噪聲會使最壞輸出電壓被破壞成為不可識別的輸入值。
VOHmin
輸出為高態時的最小輸出電壓。
VOLmax
輸出為低態時的最大輸出電壓。
VIHmin
能保證被識別為高態時的最小輸入電壓。
VILmax
能保證被識別為低態時的最大輸入電壓。
VCC–0.1伏
地+0.1伏
0.7VCC
0.3VCC6.1設計空間(續)---工藝參數2/2/202321
輸出電流
IOLmax:輸出低電平且仍能維持輸出電壓不大于VOLmax時,輸出端能吸收的最大電流,又稱為最大灌電流。
IOHmax:輸出高電平且仍能維持輸出電壓不小于VOHmin時,輸出端可提供的最大電流,又稱最大拉電流。若輸入電壓不是非常接近于供電軌道,則“導通”或“斷開”都不會徹底,輸出電壓將偏離供電軌道,門電路自身的功耗將大大增加。6.1設計空間(續)---工藝參數2/2/202322轉換時間上升時間通常比下降時間長,與晶體管的導通電阻和負載電容有關;可用時間常數來進行估計。6.1設計空間(續)---工藝參數2/2/202323傳播延遲6.1設計空間(續)---工藝參數2/2/202324
CMOS電路的功耗交流開關功耗總動態功耗靜態功耗—很小動態功耗—是主要部分直流開關功耗6.1設計空間(續)---工藝參數2/2/2023256.2門的傳輸延遲
tphl:高到低的傳播延時
tplh:低到高的傳播延時tpd:取兩者最大值與典型值2/2/2023266.2門的傳輸延遲(續)傳輸延時:對于給定輸入,輸出在傳輸延時后發生變化慣性延時:如果輸入變化使輸出在一個小于最小拒絕時間的間隔內發生兩次變化,那么其中第一次變化將不會發生。最小拒絕時間:不大于傳輸延時最小拒絕時間1S慣性延時2s2/2/2023276.2門的傳輸延遲(續)
實際電路中的延時構成門扇出所接容性負載的影響:門的實際扇出布線電容的影響:取決于集成電路的布線例6-1基于扇出的門延時估計4輸入與非門,輸出接入:連接4輸入或非門—0.8標準負載,3個輸入與非門---1.00標準負載反相器---1.00標準負載忽略布線延時
tpd=0.07+0.021*SLns=0.07+0.021*(0.8+1.0+1.0)=0.129ns2/2/2023286.3觸發器定時建立時間ts:時鐘變化使輸入發生改變之前,輸入必須維持一段時間不變。保持時間th:時鐘變化使輸出發生改變之后,輸入必須保持一段時間不變。時鐘脈沖寬度tw:保證主鎖存器有足夠的時間來正確地捕獲輸入值。觸發器的傳播延時tp-:定義為時鐘觸發邊沿與輸出穩定為一個新值之間的時間間隔。
觸發器對輸入與時鐘的響應定時定時參數與脈沖觸發器與邊沿觸發器有關2/2/2023296.3觸發器定時(續)tpmin>thTs=twTs<tw2/2/2023306.4時序電路定時從輸入到輸出的最大延遲與電路能正常工作的最大頻率fmax分析電路的性能Fmax為最小時鐘周期tp的倒數,最小時鐘周期tp為兩個時鐘觸發沿間最長延遲,路徑上的延遲可分為以下3部分:觸發器傳播延遲tpd,ff路徑上一系列門產生的組合延遲tpd,comb觸發器的建立時間tstslack為時鐘周期內路徑上信號傳播需要的額外時間2/2/2023316.4時序電路定時(續)2/2/2023326.4時序電路定時(續)Tp=tslack+(tpd,ff+tpd,comb+ts)Tp≥MAX(tpd+tcomb+ts)=tp,min2/2/2023336.4時序電路定時(續)1.5ns=tslack+0.2+1.3+0.1=tslack+1.6ns設所有觸發器相同,tpd=0.2ns,ts=0.1ns,最大tpd,comb為1.3ns,且tp設置為1.5ns例6-2時鐘周期與頻率估算tslack=-0.1ns,說明tp設置過小,tp應該≥tp,min=1.6nsFmax=1/1.6ns=625MHZ觸發器的保持時間th與時鐘偏移有關,時鐘偏移也會影響時鐘頻率2/2/2023346.5異步交互異步電路中,狀態的改變與時鐘不同步,任何輸入變化都可能引起狀態發生改變。若將觸發器與鎖存器的時鐘看做普通輸入,觸發器與鎖存器也就是異步電路異步電路的設計相當困難由于速度與功耗的問題,同步電路的時鐘的使用也有局限,探索采用異步電路的設計同步電路輸出驅動異步電路的問題主要是組合冒險異步電路驅動同步電路或兩個同步電路的時鐘不同步,會出現亞穩態的現象2/2/2023356.6同步與亞穩態電路舉例:S0(y0,y1,y2=1,0,0)時,RDY=1,電路在S0(1,0,0)、S1(0,1,0)和S2(0,0,1)之間循環
RDY=0,維持S0,直到RDY=1跳轉至S1。同樣,RDY=0時可使S1可跳轉至S2,S2跳轉至S0.其它狀態組合無效2/2/2023366.6同步與亞穩態(續)RDY0↑1,接近時鐘正邊沿,小于建立時間與保持時間,y0、y1狀態相同,進入(0,0,0)無效態,電路鎖定,故障。RDY0↑1,接近時鐘正邊沿,小于建立時間與保持時間,y0、y1狀態相同,進入(1,1,0)無效態,并導致非法狀態序列循環110,011,101,電路失效。2/2/2023376.6同步與亞穩態(續)同步觸發器在原電路中加入一個D觸發器,異步信號RDY接入D觸發器,其輸出RDY_S與時鐘同步,RDY_S不會在建立時間和保持時間內變化。若RDY在建立時間和保持時間內變化,觸發器如何反應?2/2/2023386.6同步與亞穩態(續)RDY可能被觸發器立即感知RDY也可能在下一個周期被觸發器感知。若有實時要求,本電路滿足不了。2/2/202339亞穩態6.6同步與亞穩態(續)2/2/2023406.7同步電路陷井自殺計數器以同步電路出現的異步電路自殺計數器以同步電路出現的異步電路正常計數序列:0、1、2、3、4、5當計數為(0110)時產生復位信號,與非門輸出0,4觸發器清零此時,若A2比A1早一點變為0,在計數器可靠復位前,與非門輸出為1,則結果為0010,而不是00002/2/2023416.8可編程實現技術1956年,周文俊在紐約加頓城的美國保殊艾瑪公司工作,并發明了PROM使用閃存的BIOSEPROM移動存儲卡2/2/2023426.8可
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- T/SHPTA 089-2024額定電壓66 kV-500 kV交聯聚乙烯絕緣電纜用半導電屏蔽料
- T/SHNA 0010-2024失能患者體位管理
- T/CECS 10403-2024一體化泵閘
- 邵家窯溝林地承包合同4篇
- 施工單位勞務合同4篇
- T/CCOA 58-2023山核桃油
- 服裝時尚行業發展趨勢與創新實踐
- 校車運營合同書6篇
- 有產權水果店鋪出租合同5篇
- 培訓學校學生入學協議書2篇
- 小王子(中英文對照版)
- GB/T 44748.1-2024篩分試驗第1部分:使用金屬絲編織網和金屬穿孔板試驗篩的方法
- 精益管理啟動大會總經理發言稿
- 大量輸血護理措施
- 墻上高空作業施工方案
- 孩子在校被撞骨折調解協議書范文
- 第七章-生物醫學工程的倫理問題
- 河北石家莊市市屬國有企業招聘筆試題庫2024
- 卜算子-送鮑浩然之浙東課件
- 中國非物質文化遺產作文400字故宮
- 服務合同的保密協議
評論
0/150
提交評論