項目總結報告模板_第1頁
項目總結報告模板_第2頁
項目總結報告模板_第3頁
項目總結報告模板_第4頁
項目總結報告模板_第5頁
已閱讀5頁,還剩3頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、PAGE 版 本:版 本:1.00基于FPGA基于FPGA的SRAM測試電路的設計與實現 總結報告專業:電子子信息工工程(集集成電路路)專業業本科班級:集成成090004班班學號:099160050004199姓名:劉鵬鵬日期:20011/9/115大連東軟信信息學院院嵌入式式系統工工程系修改記錄修改記錄日期版本說明作者2011-0.01文檔的初步步建立2007-11-26(星星期一)0.10文檔的初次次修改:1更新新細化一一些內容容;(以上為修修改記錄錄的示例例,請認認真填寫寫)目 錄目 錄TOC o 1-3 h z u HYPERLINK l _Toc238367945 一緒論 PAGER

2、EF _Toc238367945 h 11 HYPERLINK l _Toc238367946 1. 概述述 PAGEREF _Toc238367946 h 1 HYPERLINK l _Toc238367947 2. 國內內外現狀狀 PAGEREF _Toc238367947 h 1 HYPERLINK l _Toc238367948 二關鍵技技術介紹紹 PAGEREF _Toc238367948 h 1 HYPERLINK l _Toc238367949 1. 專有有名詞介介紹 PAGEREF _Toc238367949 h 1 HYPERLINK l _Toc238367950 2. 關

3、鍵鍵技術介介紹 PAGEREF _Toc238367950 h 1 HYPERLINK l _Toc238367951 三系統分分析 PAGEREF _Toc238367951 h 1 HYPERLINK l _Toc238367952 1. 項目目的功能能描述 PAGEREF _Toc238367952 h 22 HYPERLINK l _Toc238367953 2. 項目目的可行行性分析析 PAGEREF _Toc238367953 h 2 HYPERLINK l _Toc238367954 3. 待測測目標SSRAMM 分析析 PAGEREF _Toc238367954 h 2 HYP

4、ERLINK l _Toc238367955 4. 測試試算法分分析 PAGEREF _Toc238367955 h 2 HYPERLINK l _Toc238367956 5. 測試試電路系系統流程程圖 PAGEREF _Toc238367956 h 2 HYPERLINK l _Toc238367957 四系統設設計 PAGEREF _Toc238367957 h 2 HYPERLINK l _Toc238367958 1. 初步步劃分 PAGEREF _Toc238367958 h 22 HYPERLINK l _Toc238367959 2. 詳細細劃分 PAGEREF _Toc238

5、367959 h 22 HYPERLINK l _Toc238367960 五系統實實現 PAGEREF _Toc238367960 h 3 HYPERLINK l _Toc238367961 1. 開發發環境介介紹 PAGEREF _Toc238367961 h 3 HYPERLINK l _Toc238367962 2. 數據據通路實實現 PAGEREF _Toc238367962 h 3 HYPERLINK l _Toc238367963 3. 控制制單元實實現 PAGEREF _Toc238367963 h 3 HYPERLINK l _Toc238367964 六系統仿仿真和驗驗證

6、PAGEREF _Toc238367964 h 3 HYPERLINK l _Toc238367965 1. 模塊塊仿真 PAGEREF _Toc238367965 h 33 HYPERLINK l _Toc238367966 2. 系統統驗證 PAGEREF _Toc238367966 h 33 HYPERLINK l _Toc238367967 七項目總總結 PAGEREF _Toc238367967 h 3基于FPGA的SRAM測試電路的設計與實現項目總結報告PAGE 5一緒論說明:在緒緒論中簡簡要說明明設計工工作的目目的、意意義、研研究設想想、方法法等。應應當言簡簡意賅。有有關歷史史回

7、顧和和前人工工作的,可可以適當當綜合評評述。1. 概述述 介介紹項目目設計的的背景,目目的、意意義,項項目的設設計環境境,項目目的應用用范圍,項項目的研研究方法法等。2. 國內內外現狀狀說明項目所所用技術術國內外外發展的的現狀和和實際應應用的產產品等。二關鍵技技術介紹紹說明:對報報告所涉涉及到的的關鍵技技術和所所用的專專有名詞詞進行簡簡要的介介紹,在在報告的其其它部分分一般不不再敘述述通用技技術。1. 專有有名詞介介紹對于報告中中出現的的專有名名詞進行行介紹,例例如SRRAM,FPGGA,狀狀態機等等。2. 關鍵鍵技術介介紹對于項目中中用到的的關鍵技技術進行行介紹,例例如IPP核復用用,Mar

8、rch C-算算法等技技術。三系統分分析說明:在本本部分中中分析項目目所作測測試電路路應實現現的功能能,項目目的可行行性分析析,待測測的SRRAM IP核核的結構構框圖及及功能說說明,測測試電路路所采用用的算法法以及項項目的流流程圖等等部分。1. 項目目的功能能描述2. 項目目的可行行性分析析3.待測目目標SRRAM 分析4.測試算算法分析析5.測試電電路系統統流程圖圖四系統設設計說明:可分分為模塊塊初步劃劃分和模塊詳詳細劃分分,分別說說明每個個模塊的的整體功功能,端端口界定定,以及及端口功功能的詳詳細描述述,并且且給出這這幾個模模塊端口口之間的的相互關關系圖和和關系的的說明等等。1. 初步步

9、劃分把整個項目目初步劃劃分成幾幾個模塊塊,分別別說明每每個模塊塊的整體體功能,端端口界定定,以及及端口功功能的詳詳細描述述,并且且給出這這幾個模模塊端口口之間的的相互關關系圖(可可從EDDA工具具中截取取,或者者用viisioo軟件畫畫出),然然后對模模塊之間間的相互互關系進進行說明明。例如本設計計可分為為Datta_PPathh和Coontrrolller兩兩個模塊塊。分別別說明。詳細端口說說明見下下表:(例例表)信號I/O寬度功能描述rst_nnI1全局異步復復位信號號clk1I1時鐘1,1133MMdata_inI1輸入數據wrI1寫有效fullO1FIFO滿滿clk2I1時鐘2,110

10、0MMdata_outtO8輸出數據rdI1讀有效emptyyO1FIFO空空2. 詳細細劃分對初步劃分分的模塊塊進行詳詳細的劃劃分,每每個模塊塊又可劃劃分成若若干個小小模塊,詳詳細說明明每個小小模塊的的功能,進進行端口口的界定定,并對對端口信信號進行行簡單描描述,然然后給出出模塊之之間的關關系圖,并并對模塊塊之間的的相互關關系進行行說明。例如本設計計的Daata_Patth部分分可分為為數據模模塊,地地址模塊塊,控制制模塊等等。五系統實實現說明:主要要包括開開發環境境配置;各頂層層模塊的的實現,數數據通路路的實現現,控制制單元狀狀態機的的狀態圖圖和代碼碼的設計計等。1. 開發發環境介介紹2.數據通通路實現現3.控制單單元實現現六系統仿仿真和驗驗證說明:在本本章中可可以通過過對系統統的模塊塊進行仿仿真,以以及對仿仿真結果果進行分分析來驗驗證各模模塊代碼碼實現的的正確性性。(需需要給出出仿真的的方案,以及各各模塊的的仿真波波形,和和仿真結結果的分分析。)還需要介紹利用SRAM IP核作為被測對象,下載到FPGA開發板的驗證思路,驗證方法和結果分析。1.模塊仿仿真各綜合模塊塊的仿真真波形。2.系統驗驗證介紹利用SSRAMM IPP核作為為被測對對象,下下載到FFP

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論