




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、計算機組成原理習題一、選擇題1 從器件角度看,計算機經歷了五代變化。但從系統結構看,至今絕大多數計算機仍屬于( B )計算機。 A 并行 B 馮·諾依曼 C 智能 D 串行2 某機字長32位,其中1位表示符號位。若用定點整數表示,則最小負整數為(B )。 A -(231-1) B -(230-
2、1) C -(231+1) D -(230+1)3 以下有關運算器的描述,(C )是正確的。A 只做加法運算 B 只做算術運算C 算術運算與邏輯運算 D 只做邏輯運算4 EEPROM是指(D )。 A 讀寫存儲器 B 只讀存儲器
3、 C 閃速存儲器 D 電擦除可編程只讀存儲器5 當前的CPU由( B )組成。A 控制器 B 控制器、運算器、cache C 運算器、主存 D 控制器、ALU、主存6 CPU中跟蹤指令后繼地址的寄存器是( A)。 A 地址寄存器 B 指令計數器 C 程序
4、計數器 D 指令寄存器7 從信息流的傳輸速度來看(A )系統工作效率最低,C最強。 A 單總線 B 雙總線 C 三總線 D 多總線8 馮·諾依曼機工作的基本方式的特點是(B )。A 多指令流單數據流 B 按地址訪問并順序執行指令C 堆棧操作
5、D 存貯器按內容選擇地址9 在機器數( B )中,零的表示形式是唯一的。 A 原碼 B 補碼 C 移碼 D 反碼10 在定點二進制運算器中,減法運算一般通過(D )來實現。A 原碼運算的二進制減法器 B 補碼運算的二進制減法器C 原碼運算的十進制加法器 D 補碼運
6、算的二進制加法器 11 主存貯器和CPU之間增加cache的目的是( A )。A 解決CPU和主存之間的速度匹配問題B 擴大主存貯器容量C 擴大CPU中通用寄存器的數量 D 既擴大主存貯器容量,又擴大CPU中通用寄存器的數量12 單地址指令中為了完成兩個數的算術運算,除地址碼指明的一個操作數外,另一個常需采用( C)。P125A 堆棧尋址方式 B 立即尋址方式 C 隱含尋址
7、方式 D 間接尋址方式13 直接映射cache的主要優點是實現簡單。這種方式的主要缺點是( B )。A 它比其他cache映射方式價格更貴B 如果使用中的2個或多個塊映射到cache同一行,命中率則下降C 它的存取時間大于其它cache映射方式D cache中的塊數隨著主存容量增大而線性增加14 下列數中最小的數是( )。 A(101001)2 B(52)8 C(101001)BCD&
8、#160; D(233)16 15 在下面描述的匯編語言基本概念中,不正確的表述是(C )。A 對程序員的訓練要求來說,需要硬件知識 B 匯編語言對機器的依賴性高C 用匯編語言編寫程序的難度比高級語言小 D 匯編語言編寫的程序執行速度比高級語言慢16 交叉存儲器實質上是一種多模塊存儲器,它用(A )方式執行多個獨立的讀寫操作。 A 流水 B 資源重復 &
9、#160; C 順序 D 資源共享17 寄存器間接尋址方式中,操作數在(B )。P126 A 通用寄存器 B主存單元 C程序計數器 D堆棧18 機器指令與微指令之間的關系是( A )。A 用若干條微指令實現一條機器指令 B 用若干條機器指令實現一條微指令C 用一條微指令實現一條機器指令 D 用一條機器指令實現一條
10、微指令 19 下面陳述中,不屬于外圍設備三個基本組成部分的是( D )。 A 存儲介質 B 驅動裝置 C 控制電路 D 計數器20 運算器的核心功能部件是(B )。 A數據總線 B ALU C 狀態條件寄存器 D 通用寄存器21 雙端口存儲器所以能進行高速讀/寫操作,是因為采用( D
11、 )。 A 高速芯片 B 新型器件 C 流水技術 D 兩套相互獨立的讀寫電路22 微程序控制器中,機器指令與微指令的關系是(B )。 A 每一條機器指令由一條微指令來執行 B 每一條機器指令由一段用微指令編成的微程序來解釋執行 C 一段機器指令組成的程序可由一條微指令來執行 &
12、#160; D 一條微指令由若干條機器指令組成 23 某機字長64位,1位符號位,63位表示尾數,若用定點整數表示,則最大正整數位( B )。 A +(263-1) B +(264-1) C -(263-1) D -(264-1)24 請從下面浮點運算器中的描述中選出兩個描述正確的句子( AB )。 A 浮點運算器可用兩個松散
13、連接的定點運算部件一階碼和尾數部件來實現。 B 階碼部件可實現加,減,乘,除四種運算。 C 階碼部件只進行階碼相加,相減和比較操作。 D 尾數部件只進行乘法和除法運算。25 存儲單元是指( C )。 A存放1個二進制信息位的存儲 B存放1個機器字的所有存儲元集合 C存放1個字節的所有存儲元集合 D存放2個字節的所有存儲元集合26 用于對
14、某個寄存器中操作數的尋址方式為( D )。 A 直接 B 間接 C 寄存器直接 D 寄存器間接 27 指令周期是指( C )。A CPU從主存取出一條指令的時間B CPU執行一條指令的時間C CPU從主存取出一條指令加上執行一條指令的時間 D 時鐘周期時間36 運算器的核心功能部件是( B)。 A
15、 數據總線 B ALU C 狀態條件寄存器 D 通用寄存器37 雙端口存儲器所以能進行高速讀/寫操作,是因為采用( D )。 A 高速芯片 B 新型器件 C 流水技術 D 兩套相互獨立的讀寫電路39 程序控制類的指令功能是(A )。 A進行算術運算和邏輯運算
16、0; B進行主存與CPU之間的數據傳送 C進行CPU和I/O設備之間的數據傳送 D 改變程序執行的順序二、填空題 1 字符信息是符號數據,屬于處理( 費、非數值 )領域的問題,國際上采用的字符系統是七單位的( ASCII )碼。 2 根據操作數所在位置指出其尋址方式:操作數在指令中,為_指令_尋址方式,操作數地址在指令中,為_地址_尋址方式。 3 雙端口存儲器和多模塊交叉存儲器屬于并行存儲器結構,其中前者采用( 時間 )并行技術,后者采用( 空間 )并行技
17、術。 4 CPU從內存取出一條指令并執行該指令的時間稱為( 指令周期 ),它常用若干個( 機器周期 )來表示。而后者又包含若干個(時鐘周期/脈沖)。 5 計算機系統的層次結構從下至上可分為五級,即微程序設計級(或邏輯電路級)、一般機器級、操作系統級、( 匯編 )級、( 高級語言 )級。 6 十進制數在計算機內有兩種表示形式:( 字符串 )形式和( 壓縮十進制串 )形式。前者主要用在非數值計算的應用領域,后者用于直接完成十進制數的算術運算。 7
18、 一個定點數由符號位和數值域兩部分組成。按小數點位置不同,定點數有( 純小數)和( 純整數 )兩種表示方法。 8 對存儲器的要求是容量大、速度快、成本低,為了解決這三方面的矛盾,計算機采用多級存儲體系結構,即 ( cache )、( 主存 )、(外存 )。 9 一個較完善的指令系統,應當有( 數據傳送類指令 )、( 算術運算類指令)、( 邏輯運算類指令 )、( 程序控制類指令 )四大類指令。 10 CPU中保存當前正在執行的指令的寄存器是( 指令寄存
19、器 ),指示下一條指令地址的寄存器是(程序計數器 ),保存算術邏輯運算結果的寄存器是( 數據緩沖寄存器 )和( 通用寄存器 )。P141 11 在計算機術語中,將ALU控制器和(運算器 )存儲器合在一起稱為( 主機 )。 12 數的真值變成機器碼時有四種表示方法,即( 原碼 )表示法,( 反碼 )表示法,( 補碼 )表示法,(移碼 )表示法。 13 廣泛使用的( SRAM )和( DRAM )都是半導體隨機讀寫存儲器。前者的速度比后者快,但集
20、成度不如后者高。注: SRAM靜態隨機存取存儲器; DRAM動態隨機存取存儲器。 14 反映主存速度指標的三個術語是存取時間、(存取容量 )和( 存取寬帶 )。 15 CPU從( 內存 )取出一條指令并執行這條指令的時間和稱為( 指令周期 )。 16 RISC指令系統的最大特點是:只有( 運算 )指令和( 存取 )指令訪問存儲器。 17 直接使用西文鍵盤輸入漢字,進行處理,并顯示打印漢字,要解決漢字的( 數字編碼 )、( 拼音碼 )和( 字形編碼 )三
21、種不同用途的編碼。 18. 形成操作數或指令地址的方式,稱為_尋址方式_。注:形成操作數指令的方式:數據尋址方式;形成指令地址的方式:指令尋址方式; 20 高速緩沖存儲器與主存儲器之間的地址映射方式有三種:( 全相連聯 )、( 直接 )、( 群相聯 )。 22 在計算機系統中,多個系統部件之間信息傳送的公共通路稱為( 總線 )。就其所傳送信息的性質而言,在公共通路上傳送的信息包括( 地址 )、( 數據 )、( 控制信息 )。 23 機器指令對四種類型的數據進行操作。這四種
22、數據類型包括(地址 )型數據、( 數據 )型數據、(字符 )型數據、( 邏輯 )型數據。P122 24. 指令格式是指令字用二進制代碼表示的結構形式,通常由_操作碼_和_地址碼_組成。 25. 在硬布線控制器中,時序信號采用_ 主狀態周期 、節拍電位 、 節拍脈沖 三級體制。P153 26. 在微程序控制器中,一般采用較簡單的( 節拍電位 )、( 節拍脈沖 )二級時序體制。 P153 27. CPU是計算機的中央處理部件,具有_ _指令控制_、_操作控制_ _、 _時間控制_和_ 數據加工_的功能。28. Cache和主存構成了(高速緩沖),全由(硬件)來實現。29. 常見的虛擬存儲系統由主存
23、-輔存兩級存儲器組成,其中輔存是最大容量的磁表面存儲器。30.某微型計算機系統,其操作系統保存在硬磁盤上,其內存儲器應該采用RAM和ROM三、簡答題1. 指令和數據都用二進制代碼存放在內存中,從時空觀角度回答CPU如何區分讀出的代碼答:在時間上,取指周期從內存中取出的是指令,而執行周期從內存取出或內存中寫入的是數據;在空間上,從內存中取出指令送控制器,而執行周期從內存取出的數據送運算器,網內存寫入的數據也是來自與運算器。2. 存儲系統中加入cache存儲器的目的是什么?cache的工作原理。答:解決CPU和主存之間的速度匹配問題。Cache是位于主存和CPU之間的容量較小但是速度很高的存儲器,
24、由于CPU的速度遠高于主存,CPU直接從內存中存取數據要等待一定時間周期,Cache保存著CPU剛使用過或循環使用的一部分數據,當CPU再次使用這部分數據時可從CACHE直接調用,這樣就減少了CPU的等待時間,提高了系統的效率。3. 試簡述微程序控制器的核心部件?以及其工作原理。答:核心部件是控制存儲器、微指令寄存器。工作原理:四條微指令順序組成的簡單微程序。P1604. 存儲系統一般由哪三級組成?分別簡述各層存儲器的作用(存放什么內容)及對速度、容量的要求。答:高速緩沖存儲器、主存儲器、輔助存儲器三級。高速緩沖存儲器用來改善主存和中央處理器的速度匹配問題,輔助存儲器是為了擴大存儲空間。5.
25、簡述時鐘周期、機器周期、指令周期之間的關系。答:CPU從內存取出一條指令并執行該指令的時間稱為指令周期,它常用若干個機器周期來表示。而后者又包含若干個時鐘周期。主存讀取指令并執行指令的時間稱為指令周期,包括6.簡要指出組合邏輯硬布線控制器和微程序控制器的相同與不同之處。P160答:微程序控制器相比邏輯硬布線控制器來說,具有規整性、靈活性、可維護性等一系列優點,7. 什么是總線?一個單處理器系統中的總線可分為哪幾類?答:總線是構成計算器系統的互聯結構,十多個系統功能部件之間進行數據傳送的公共通路。分為內部總線、系統總線、I/O總線。8. 簡述中央處理器中控制器和運算器的主要功能。答:控制器:從指令cache中取出一條指令,并指出下一條指令在指令cache的位置。 運算器是 執行所有的算術運算和邏輯運算,并進行邏輯測試。9. I/O接口是什么?簡述I/O接口的基本功能。答:是CPU、主存和外圍設備之間通過系統總線進行連接的標準化邏輯部件。I/O接口在他動態連接的兩個部件之間起著“轉換器”的作用,以
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 土木工程結構設計與施工考核試題
- 居民老舊供水管網改造工程可行性研究報告
- 光伏單晶組件項目實施方案(范文)
- 生理學知識點深度剖析
- Python網絡爬蟲與信息抓取技能考查
- 學生自我評價與教師反饋相結合的實踐路徑
- 小螞蟻歷險記寫物作文(11篇)
- 無人機與自動化設備在農業中的角色
- 農業綜合開發項目管理實施協議
- 人工智能產業發展進度表
- 2024年昆明市公安局招聘勤務輔警真題
- 口腔實習生崗前培訓課件
- 2025年河南省洛陽市中考一模歷史試題(含答案)
- 2025年度專業技術人員繼續教育公需科目考試題(附答案)
- 《陸上風電場工程概算定額》NBT 31010-2019
- 2023 版《中國近現代史綱要》 課后習題答案
- 餐廚廢棄物資源化利用和無害化處理項目可行性研究報告
- 綠色農村人居環境整治建設宜居美麗鄉村環境整治是關鍵動態PPT模板
- LANTEK蘭特鈑金軟件手冊(下)
- 套管開窗側鉆技術
- 砍掉成本題庫合并
評論
0/150
提交評論