數字電路邏輯設計試卷_第1頁
數字電路邏輯設計試卷_第2頁
數字電路邏輯設計試卷_第3頁
數字電路邏輯設計試卷_第4頁
數字電路邏輯設計試卷_第5頁
已閱讀5頁,還剩6頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、【精品文檔】如有侵權,請聯系網站刪除,僅供學習與交流數字電路邏輯設計試卷.精品文檔.數字電路邏輯設計(A卷)一、 填空題(本大題共22分) 1、(本小題3分)十進制數 126,對應8421BCD碼 ,二進制數 ,十六進制數 。2、(本小題2分)二進制負整數 1011011,補碼表示為 ;反碼表示為 。3、(本小題4分)邏輯函數的反演式為 ;對偶式為 。+5V0.3VFA&2K3K4、(本小題2分)三輸入端TTL與非門如圖所示,圖中A點的電位為 F點的電位為 。八選一數據選擇器A0A1A2D0D1D2D3D4D5D6D7FAB“1”5、(本小題3分)八選一數據選擇器電路如圖,該電路實現的

2、邏輯函數是F= 。74LS290Q0 Q1 Q2 Q3R0A R0B S9A S9BCP0 CP1 CP6、(本小題3分)由集成異步計數器74LS290構成圖示電路,該電路實現的是 進制計數器。7、(本小題3分)邏輯函數,它的與非表達式為F= ;與或非表達式為F= ;或非或非表達式為F= 。8、(本小題2分)用555設計的多諧振蕩器,要求振蕩周期T=110s,電容C=100mF。則電阻R的范圍是 。二、(本題10分)圖示電路中,A、B是輸入數據變量,C3、C2、C1、C0是控制變量。寫出輸出Y的邏輯表達式,并說明該電路C3、C2、C1、C0為不同控制狀態時是何種功能電路?三、(本題8分)寫出圖

3、示ROM陣列輸出函數的邏輯表達式,列出真值表,說明邏輯功能。1A01A11A2F1F0四、(本題8分)用3線8線譯碼器和必要的門電路實現邏輯函數。五、(本題10分)已知JK信號如圖所示,請分別畫出主從JK觸發器和負邊沿JK觸發器的輸出波形。設觸發器初始狀態為0。CPJK六、(本題15分)圖示為序列信號發生器電路,它由一個計數器和一個四選一數據選擇器構成。分析計數器的工作原理,確定其模值和狀態轉換關系;確定在計數器輸出控制下,數據選擇器的輸出序列。設觸發器初始狀態為000。七、(本題12分)畫出用74161的異步清零功能構成的80進制計數器的連線圖。八、(本題15分)用D觸發器設計一個按自然態序

4、進行計數的同步加法計數器。要求當控制信號M=0時為5進制,M=1時為7進制(要求有設計過程)。數字電路邏輯設計A卷標準答案及評分標準數字電路邏輯設計期末考試A卷注意事項:1、答案寫在每個題目下面的空白處,如地方不夠可寫在上頁背面對應位置; 2、本卷共5頁考卷紙,7道大題; 3、最后兩頁為草稿紙。題目:一、求解下列各題:(本題共20分,每小題4分)1、用公式法化簡邏輯函數2、用卡諾圖化簡邏輯函數無關最小項為;3、圖(a)所示為TTL電路,輸入信號A、B、C的波形如(b)所示,對應畫出輸出信號的波形。(a)(b)4、圖示電路為發光二極管驅動電路,其中OC門的輸出低電平VOL=0.3V,輸出低電平時

5、的最大負載電流IOL=12mA,發光二極管的導通電壓VD=1.5V,發光時其電流10mAID15mA。試問:(1)如圖所示兩電路中,發光二極管各在什么情況下發光?(2)電阻R1、R2的取值范圍。5、由555構成的單穩態觸發器中,已知VCC=9V,R=27K,C=0.05F。估算輸出脈沖的寬度tw。二、試用八選一數據選擇器及適當門電路實現下面邏輯關系(本題12分)。F(A,B,C,D)=AB+ABCD+ACD+ACD+ABCD三、由四位加法器74LS283、四位比較器74LS85構成的邏輯電路如圖所示,A=A3A2A1A0,B=B3B2B1B0,A、B為四位二進制數,試分析該電路的邏輯功能。 (

6、本題12分)74LS8574LS283四、邏輯電路和各輸入信號波形如圖所示,畫出各觸發器Q端的波形。各觸發器的初始狀態為0。 (本題12分)CPCP五、由移位寄存器74LS194和38譯碼器組成的時序電路如圖所示,分析該電路。(1)畫出74LS194的狀態轉換圖;(2)說出Z的輸出序列。(本題13分)六、已知某同步時序電路的狀態轉換圖如圖所示。(1)作出該電路的狀態轉換表;(2)若用D觸發器實現該電路時寫出該電路的激勵方程;(3)寫出輸出方程。(本題15分)七、電路由74LS161和PROM組成。(1)分析74LS161的計數長度;(2)寫出W、X、Y、Z的函數表達式;(3)在CP作用下。分析

7、W、X、Y、Z端順序輸出的8421BCD碼的狀態(W為最高位,Z為最低位),說明電路的功能。(本題16分)74LS161D C B AWXYZT P數字電路邏輯設計期末考試A卷標準答案及評分標準一、1、11111100ABCCDA00010111111010 評分標準:分步酌情給分。2、解:評分標準:卡諾圖畫對得2分,化簡后的式子得2分,約束方程1分3、 按照波形酌情給分。4、(1)a圖在OC門輸出高電平時發亮;b圖在OC門輸出低電平時發亮。 2分 (2) 即: 230R1350 即: 270R2320 求出R1、R2得2分5、 4分二、有式子改寫成標準式或寫出真值表或畫出卡諾圖得6分,用八選

8、一數據選擇器畫出電路圖得6分。11111111100ABCD00010111111010八選一數據選擇器D7 D6 D5 D4 D3 D2 D1 D0S2 S1 S0 EYFA B C D“1”從卡諾圖可直接畫出電路圖三、A>B時: 6分 A<B時: 6分四、 每個圖6分五、74LS194狀態圖為:Q1Q2Q3000111110101010100001011 畫出194狀態圖得10分。 Z輸出的序列為:010011,010011 得3分六、(1)狀態轉換表 X 0 0 0 0 000 0 1 0 1 00 1 0 0 1 00 1 1 1 0 11 0 0 1 1 01 0 1 1

9、 0 11 1 0 0 0 01 1 1 0 1 1 寫出轉換表得4分 (2)求激勵方程111000001011110X 1111000001011110X 求出D2得4分 求出D1得4分111000001011110X 求出Z得3分七、(1) 說出161的計數長度得6分。(2) 寫出W、X、Y、Z函數表達式得6分。(3) 寫出輸出序列得4分。數字電路邏輯設計補考試卷注意事項:1、答案寫在每個題目下面的空白處,如地方不夠可寫在上頁背面對應位置; 2、最后兩頁為草稿紙。題目:一、求解下列問題:(25分)1求函數的對偶函數。(4分)2將具有約束項的邏輯函數+化簡為最簡與或式。(4分)VM“0”A5

10、V+3圖1中電路為TTL門電路,若用高內阻電壓表各圖M點的電壓,估算一下量測出M點的電壓為多少伏,并說明理由。(5分)圖14由555定時器構成的施密特觸發器如圖2(a)所示,試求: 1、在圖(b)中畫出該電路的電壓傳輸特性曲線; 2、如果輸入Ui為圖(c)的波形,畫出對應輸出UO的波形。(8分)(a) (b) (c)圖 2 5有一個逐次逼近型8位A/D轉換器,若時鐘頻率為250kHz,完成一次轉換需要多長時間?(4分)二、分析由雙四選一數據選擇器構成的組合電路所實現的邏輯功能,并用74LS138譯碼器重新實現之。要求:(1)列出真值表;(2)說明電路功能;(3)在圖(b)上直接畫出。(15分)

11、(a) (b) 圖 3三、按圖4所示JK觸發器的輸入波形,試畫出主從觸發器及負邊沿JK觸發器的輸出波形。(8分)圖4四、圖5是由兩片同步十六進制計數器74LS161組成的計數器,試分析兩片串聯起來是多少進制?(12分)圖5五、圖6是由集成異步計數器74LS290構成的電路,試分別說明它是多少進制的計數器,并列出狀態轉換表。(10分) 圖6六、用J-K觸發器設計一個同步五進制加法計數器。要求寫出全部設計過程,并驗證自啟動。(15分)七、圖7所示為一可變進制計數器。其中74LS138為3線/8線譯碼器,當S1=1且時,它進行譯碼操作,即當A2A1A0從000到111變化時依次被選中而輸出低電平。T

12、1153為四選一數據選擇器。試問當MN為10時計數器是幾進制?列出狀態轉換表。(15分)圖7數字電路邏輯設計補考試卷標準答案及評分標準數字電路邏輯設計期末考試卷注意事項:1、答案寫在每個題目下面的空白處,如地方不夠可寫在上頁背面對應位置; 2、最后兩頁為草稿紙。題目:一、求解下列問題:1求函數的反函數和對偶函數。(4分)2用卡諾圖將具有約束項的邏輯函數化簡為最簡與或式。(6分)3圖1中,G1為TTL三態門,G2為TTL與非門。當C=0和C=1時,試分別說明在下列情況下,萬用表的讀數?輸出電壓uo各為多少伏?(5分)(1)波段開關S接到端。 (2)段開關S接到端。圖1 答案 C=0 C=1萬用表

13、的讀數/V uo/ V萬用表的讀數/V uo/ V1.波段開關S接到端2.波段開關S接到端4(1)寫出圖2(a)所示的表達式,說明該電路能完成什么邏輯功能。(7分) (2)用集成4位二進制計數器74LS161采用置數法(同步置數)實現十二進制計數器,直接在圖2(b)上畫。(8分)(a) (b)圖25某一控制系統中,要求所用D/A轉換器的精度小于0.25%,試問應選用多少位的D/A轉換器?(5分)二、設計一個四變量的多數表決電路,當輸入變量A、B、C、D有3個或3個以上輸出為1,輸入為其他狀態是輸出為0。要求:(1)列出真值表;(2)寫出表達式;(3)用八選一數據選擇器實現;(4)用兩片74LS

14、138譯碼器和適當門電路實現。(八選一數據選擇器和74LS138譯碼器如圖3所示,在圖上連線即可。)(15分)圖3三、按圖4所示JK觸發器的輸入波形,試畫出主從觸發器及負邊沿JK觸發器的輸出波形。(7分)圖4四、單穩態電路如圖5所示,計算電路的單穩態時間tw。根據計算的tw值確定哪一個輸入觸發信號是合理的。(8分)(ms)(ms) (a) (b) 圖 5 五、圖6是由兩片同步十進制計數器74LS160組成的計數器,試分析兩片分別是幾進制?兩片串聯起來是多少進制?(10分)圖6六、用D觸發器設計一個燈光控制邏輯電路。要求當輸入X=1時,紅、綠、黃三種顏色的燈在時鐘信號作用下,按下表規定的順序轉換

15、狀態;當輸入X=0時,上述順序正好相反。上述兩種情況均在紅、綠、黃等都亮時輸出Y=1,其余狀態Y=0.。(表中的1表示燈亮,0表示燈滅,電路圖可略。)(15分)CP紅(Q2)綠(Q1)黃(Q0)00001100201030014111七、圖7所示為一個可變進制計數器。其中74LS138為3線/8線譯碼器,當S1=1且時,它進行譯碼操作,即當A2A1A0從000到111變化時,依次被選中而輸出低電平。T1153為四選一數據選擇器。(1)試問當MN為00時,由集成74LS290構成計數器是幾進制?此時顯示數碼管BS201A顯示的最大數字是什么?(2)當MN為10時,由集成74LS290構成計數器是

16、幾進制? (10分)圖7數字電路邏輯設計期末考試卷標準答案及評分標準一、填空:1. (求反與或互換、原反互換后得2分,求對偶與或互換得2分,不必化簡。)2.(填對卡諾圖得4分,圈對得2分)3 答案 C=0 C=1萬用表的讀數/V uo/ V萬用表的讀數/V uo/ V1.波段開關S接到端0.33.61.40.32.波段開關S接到端1.40.31.40.3(第一問答出的邏輯高低即得3分,第二問答出邏輯高低給2分)4 (第一問寫出表達式即給7分,第二問能實現十二進制的8分,使能端接錯扣1-2分)5 分辨率,而轉換精度=,0.5%,n8位。(寫出分辨率得5分二、ABCDY00000000100010

17、000110010000101001100011111000010010101001011111000110111110111111(寫出真值表、表達式給7分,數據選擇器實現得4分,譯碼器實現得4分)CPJK主Qn+1負Qn+1三、(畫對一個負邊沿波形得3分,畫對一個主從波形得4分,四、此電路是555定時器構成的單穩態觸發器。根據圖示參數 tw »1.1RC =1.1 ´330´0.1´10-6=36.3ms當達到70ms時刻,觸發輸入變為高電平,輸出才變為低電平。輸出相當觸發輸入的反相。對第二個觸發輸入,為單穩態工作狀態,輸出脈沖寬度36.3ms,合理。(計算單穩態時間得6分,第二個合理的2分)五、(1)片時10進制,(2)片是3進制,串聯起來是30進制。(答對1片時10進制的4分,2片是3進制的4分,都對得10分)六、狀態轉換表XQn+1Q2 Q1 Q001 0 0 0 1 1 1/01 0 0/0 1 0 00 0 0/00 1 0/0 0 1 01 0 0/00 0 1/00 0 10 1 0/01 1 1/0 1 1 1 0 0 1/10 0 0/1卡諾圖(狀態轉換、設計過程和步驟對得10分,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論