武大電氣(大二下)數(shù)電實(shí)驗(yàn)報(bào)告(90分精品)_第1頁(yè)
武大電氣(大二下)數(shù)電實(shí)驗(yàn)報(bào)告(90分精品)_第2頁(yè)
武大電氣(大二下)數(shù)電實(shí)驗(yàn)報(bào)告(90分精品)_第3頁(yè)
武大電氣(大二下)數(shù)電實(shí)驗(yàn)報(bào)告(90分精品)_第4頁(yè)
武大電氣(大二下)數(shù)電實(shí)驗(yàn)報(bào)告(90分精品)_第5頁(yè)
已閱讀5頁(yè),還剩18頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)電實(shí)驗(yàn)報(bào)告電氣工程學(xué)院姓名:XXX學(xué)號(hào):2014302540XXX日期:2016.6.18目錄實(shí)驗(yàn)一 組合邏輯電路分析1一、實(shí)驗(yàn)用集成電路引腳圖1二、實(shí)驗(yàn)內(nèi)容1實(shí)驗(yàn)二 組合邏輯電路(一)半加器和全加器4一、實(shí)驗(yàn)?zāi)康?二預(yù)習(xí)內(nèi)容4三、參考元件4四、實(shí)驗(yàn)內(nèi)容5實(shí)驗(yàn)三 組合邏輯實(shí)驗(yàn)(二)數(shù)據(jù)選擇器和譯碼器的應(yīng)用8一、實(shí)驗(yàn)?zāi)康?二、預(yù)習(xí)內(nèi)容8三、參考元件8四、實(shí)驗(yàn)內(nèi)容8實(shí)驗(yàn)四 觸發(fā)器和計(jì)數(shù)器12一、實(shí)驗(yàn)?zāi)康?2二、預(yù)習(xí)內(nèi)容12三、參考元件12四、實(shí)驗(yàn)內(nèi)容13實(shí)驗(yàn)五 555集成定時(shí)器16一、實(shí)驗(yàn)?zāi)康?6二、預(yù)習(xí)內(nèi)容16三、參考元件16四、實(shí)驗(yàn)內(nèi)容:17實(shí)驗(yàn)六 數(shù)字秒表20一、實(shí)驗(yàn)?zāi)康?0二、預(yù)習(xí)內(nèi)容2

2、0三、參考元件20四、設(shè)計(jì)內(nèi)容及要求20五、原理框圖21六、實(shí)驗(yàn)報(bào)告要求21電氣工程學(xué)院 2014302540XXX XXX實(shí)驗(yàn)一 組合邏輯電路分析一、實(shí)驗(yàn)用集成電路引腳圖74LS00集成電路74LS00四二輸入與非門74LS20集成電路74LS20雙四輸入與非門二、實(shí)驗(yàn)內(nèi)容實(shí)驗(yàn)1(PS.由于multisim版本不同,符號(hào)與實(shí)驗(yàn)報(bào)告上不安全一致)自擬表格并記錄:ABCDXABCDX00000100000001010010001001010000111101110100011001010101101101100111010111111111實(shí)驗(yàn)2密碼鎖開(kāi)鎖的條件是:撥對(duì)密碼,要是插入鎖眼將電源接

3、通,當(dāng)兩個(gè)條件同時(shí)滿足時(shí),開(kāi)鎖信號(hào)為“1”,將鎖打開(kāi)。否則,報(bào)警信號(hào)為“1”,則接通警鈴。試分析密碼鎖的密碼ABCD是什么?ABCD接邏輯電平開(kāi)關(guān)。最簡(jiǎn)表達(dá)式為:X1=ABCD密碼為: 1001實(shí)驗(yàn)二 組合邏輯電路(一)半加器和全加器一、實(shí)驗(yàn)?zāi)康?、熟悉用門電路設(shè)計(jì)組合電路的原理和方法步驟二預(yù)習(xí)內(nèi)容1、復(fù)習(xí)用門電路設(shè)計(jì)組合邏輯電路的原理和方法步驟。2、復(fù)習(xí)二進(jìn)制數(shù)的運(yùn)算。用“與非門”設(shè)計(jì)半加器的邏輯圖。完成用“異或門”、“與或非”門、“與非”門設(shè)計(jì)全加器的邏輯圖。完成用“異或”門設(shè)計(jì)的3變量判奇電路的原理圖。三、參考元件 74LS283 74LS00 74LS51 74LS136 四、實(shí)驗(yàn)內(nèi)容

4、1、用與非門組成半加器,用異或門、與或非門、與非門組成全加器(電路自擬)半加器電路圖全加器電路圖半加器表格如下:A BS C00 00 11 01 10 01 01 00 1全加器表格如下:被加數(shù)Ai01010101加數(shù)Bi00110011前級(jí)進(jìn)位Ci-100001111和Si01101001新進(jìn)位Ci000101112、用異或門設(shè)計(jì)3變量判奇電路,要求變量中1的個(gè)數(shù)為奇數(shù)是,輸出為1,否則為0。3位判奇電路圖實(shí)驗(yàn)結(jié)果如下表:輸入A00001111輸入B00110011輸入C01010101輸出L011010013、“74LS283”全加器邏輯功能測(cè)試結(jié)果填入下表:被加數(shù)A4A3A2A1011

5、11001加數(shù)B4B3B2B100010111前級(jí)進(jìn)位C00或10或1和S4S3S2S11000或10010000或0001新進(jìn)位C40或01或1實(shí)驗(yàn)三 組合邏輯實(shí)驗(yàn)(二)數(shù)據(jù)選擇器和譯碼器的應(yīng)用一、實(shí)驗(yàn)?zāi)康氖煜?shù)據(jù)選擇器和數(shù)據(jù)分配器的邏輯功能和掌握其使用方法二、預(yù)習(xí)內(nèi)容1、了解所用元器件的邏輯功能和管教陣列2、復(fù)習(xí)有關(guān)數(shù)據(jù)選擇器和譯碼器的內(nèi)容3、用八選一數(shù)據(jù)選擇器產(chǎn)生邏輯函數(shù)三、參考元件 74LS151 74LS138四、實(shí)驗(yàn)內(nèi)容1、數(shù)據(jù)選擇器的使用:用八選一數(shù)據(jù)選擇器74LS151實(shí)現(xiàn)下列函數(shù): 用數(shù)據(jù)選擇器實(shí)驗(yàn)邏輯函數(shù)電路圖實(shí)驗(yàn)結(jié)果見(jiàn)表格:ABCLABCL0000100000111010

6、01001101011111112、用3線8線譯碼器74LS138和與非門構(gòu)成一個(gè)全加器:74LS138和與非門實(shí)現(xiàn)全加器驗(yàn)證表格如下:輸入輸出Ci-1AiBiSiCi00000001100101001101100101010111001111113、擴(kuò)展內(nèi)容用一片74LS151構(gòu)成四變量的判奇電路:74LS151構(gòu)成四變量的判奇電路圖ABCDL00000000110010100110010010101001100011111000110010101001011111000110111110111110實(shí)驗(yàn)四 觸發(fā)器和計(jì)數(shù)器一、實(shí)驗(yàn)?zāi)康?、熟悉JK觸發(fā)器的基本邏輯功能和原理2、了解二進(jìn)制計(jì)數(shù)器

7、工作原理。3、設(shè)計(jì)并驗(yàn)證十進(jìn)制、六進(jìn)制計(jì)數(shù)器。二、預(yù)習(xí)內(nèi)容1、復(fù)習(xí)有關(guān)R-S觸發(fā)器,J-K觸發(fā)器,D觸發(fā)器的內(nèi)容。2、預(yù)習(xí)有關(guān)計(jì)數(shù)器的工作原理。3、用JK觸發(fā)器組成三進(jìn)制計(jì)數(shù)器。設(shè)計(jì)電路圖。4、用 74LS163和與非門組成四位二進(jìn)制計(jì)數(shù)器,十進(jìn)制計(jì)數(shù)器,六進(jìn)制計(jì)數(shù)器。設(shè)計(jì)電路圖。三、參考元件74LS00 74LS10774LS74 74LS163四、實(shí)驗(yàn)內(nèi)容一、六進(jìn)制計(jì)數(shù)器:二、十進(jìn)制計(jì)數(shù)器三、六十進(jìn)制計(jì)數(shù)器實(shí)驗(yàn)五 555集成定時(shí)器一、實(shí)驗(yàn)?zāi)康?、熟悉與使用555集成定時(shí)器二、預(yù)習(xí)內(nèi)容1、復(fù)習(xí)有關(guān)555集成定時(shí)器的內(nèi)容和常用電路三、參考元件555集成定時(shí)器器件說(shuō)明:555集成定時(shí)器包括一個(gè)放

8、電三極管T,兩個(gè)電壓比較器,一個(gè)基本RS觸發(fā)器以及5K電阻組成的分壓器。比較器上的參考電壓從分壓器電阻上取得。分別為2E/3和E/3。高電平觸發(fā)端6和低電平觸發(fā)端2作為閾值端和外觸發(fā)輸入端,用來(lái)啟動(dòng)電路。復(fù)位端4為低電平時(shí),電壓輸出為低電平,電壓控制端5可以在一定范圍內(nèi)比較器的參考電壓,不用時(shí)將它與地之間接0.01F的電容器,以防止干擾電壓引入。電源電壓范圍+4.5+13V。輸出電流可高達(dá)200mA。利用這種定時(shí)器,只需外接RC電路,就可構(gòu)成單穩(wěn)電路,多諧振蕩器,施密特觸發(fā)器,接觸開(kāi)關(guān)等,應(yīng)用廣泛靈活。四、實(shí)驗(yàn)內(nèi)容:1、555單穩(wěn)電路按圖接線,組成一個(gè)單穩(wěn)觸發(fā)器。測(cè)量輸出端(3端),控制端(5

9、端)的電位并與理論值比較。用示波器觀察輸出波形以及輸出電壓的脈寬。tw=RCln3=1.1RC2、555多諧振蕩器555多諧振蕩器波形3.接觸開(kāi)關(guān)實(shí)驗(yàn)六 數(shù)字秒表一、實(shí)驗(yàn)?zāi)康?、了解數(shù)字計(jì)時(shí)裝置的基本工作原理和簡(jiǎn)單設(shè)計(jì)方法。2、熟悉中規(guī)模集成器件和半導(dǎo)體顯示器的使用。3、了解簡(jiǎn)單數(shù)字裝置的調(diào)試方法,驗(yàn)證所設(shè)計(jì)的數(shù)字秒表的功能。二、預(yù)習(xí)內(nèi)容1、N進(jìn)制計(jì)數(shù)器、譯碼顯示電路及多諧振蕩器的工作原理和設(shè)計(jì)方法。2、所用器件的功能和外部引線排列。三、參考元件集成元件:555定時(shí)器 一片,74LS163 兩片,LED 兩片,74LS00兩片,二極管 1N4148 一個(gè),電位器 100k 一個(gè),電阻、電容若干。四、設(shè)計(jì)內(nèi)容及要

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論