數(shù)字電子技術(shù)知到智慧樹期末考試答案題庫2025年溫州醫(yī)科大學(xué)_第1頁
數(shù)字電子技術(shù)知到智慧樹期末考試答案題庫2025年溫州醫(yī)科大學(xué)_第2頁
數(shù)字電子技術(shù)知到智慧樹期末考試答案題庫2025年溫州醫(yī)科大學(xué)_第3頁
數(shù)字電子技術(shù)知到智慧樹期末考試答案題庫2025年溫州醫(yī)科大學(xué)_第4頁
數(shù)字電子技術(shù)知到智慧樹期末考試答案題庫2025年溫州醫(yī)科大學(xué)_第5頁
免費(fèi)預(yù)覽已結(jié)束,剩余7頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

數(shù)字電子技術(shù)知到智慧樹期末考試答案題庫2025年溫州醫(yī)科大學(xué)集成芯片()的功能是:同時(shí)輸入多個(gè)有效信號(hào)時(shí),將優(yōu)先權(quán)最高的一個(gè)有效信號(hào)轉(zhuǎn)換成一個(gè)對(duì)應(yīng)的二進(jìn)制代碼。

答案:優(yōu)先編碼器邏輯式Y(jié)=A+B可變換為()。

答案:Y=(A'B')'邏輯變量只有0、1兩種取值;在正邏輯規(guī)定中分別用()對(duì)應(yīng)表示。

答案:VL、VH;低電平、高電平邏輯函數(shù)的描述有多種,下列()描述方式是唯一的。

答案:真值表邏輯函數(shù)式Y(jié)=B'+ABC已經(jīng)是最簡與或表達(dá)式。()

答案:錯(cuò)邏輯函數(shù)兩次求反,則還原為原函數(shù)。()

答案:對(duì)邏輯函數(shù)Y=AB+AC+BC,化成“與非-與非”形式為()。

答案:((AB)'(AC)'(BC)')'邏輯函數(shù)Y=AB'+B+A'B,化簡結(jié)果正確的是()。

答案:Y=A+B邏輯函數(shù)F=AB+B'C的反函數(shù)F'=()。

答案:(A'+B')(B+C')邏輯代數(shù)中用“1”和“0”分別表示兩種邏輯狀態(tài),二者無大小之分。()

答案:對(duì)該邏輯表達(dá)式的推導(dǎo)過程是成立的:Y=(AB+CD)'=(AB)'(CD)'=(A'+B')(C'+D')。()

答案:對(duì)設(shè)計(jì)一個(gè)10進(jìn)制計(jì)數(shù)器,若采用環(huán)形計(jì)數(shù)器,則需要()個(gè)觸發(fā)器。

答案:10計(jì)數(shù)器芯片上的LD端的功能是()。

答案:預(yù)置數(shù)端若三位二進(jìn)制減法計(jì)數(shù)器的初始狀態(tài)為000,6個(gè)時(shí)鐘信號(hào)后,計(jì)數(shù)器的狀態(tài)應(yīng)是()。

答案:010脈沖觸發(fā)的JK觸發(fā)器在工作時(shí),對(duì)輸入信號(hào)有約束條件JK=0。()

答案:錯(cuò)組合邏輯電路的設(shè)計(jì)是指()。

答案:已知邏輯要求,求解邏輯表達(dá)式并畫邏輯圖的過程組合邏輯電路的特點(diǎn)是“入變出即變"。()

答案:對(duì)目前數(shù)字電路中算術(shù)運(yùn)算最終都是以二進(jìn)制運(yùn)算進(jìn)行的。()

答案:對(duì)用4選1數(shù)據(jù)選擇器實(shí)現(xiàn)函數(shù)Y=A1A0+A1'A0,應(yīng)使()。

答案:D0=D2=0,D1=D3=1用3個(gè)JK觸發(fā)器,可以構(gòu)成十進(jìn)制加法計(jì)數(shù)器。()

答案:錯(cuò)消除競(jìng)爭(zhēng)冒險(xiǎn)的方法有()。

答案:接入濾波電容;引入選通脈沖;修改邏輯設(shè)計(jì)某個(gè)組合邏輯電路存在競(jìng)爭(zhēng)現(xiàn)象時(shí)不一定會(huì)產(chǎn)生尖峰脈沖。()

答案:對(duì)有一個(gè)左移移位寄存器,當(dāng)預(yù)先置入1011后,其串行輸入固定接地,在隨后4個(gè)移位脈沖作用下,四位數(shù)據(jù)的移位過程是()。

答案:1011-0110-1100-1000-0000有一個(gè)右移移位寄存器,當(dāng)預(yù)先置入0100后,其串行輸入固定接高電平,在4個(gè)移位脈沖作用下,四位數(shù)據(jù)的移位過程是()。

答案:0100-1010-1101-1110-1111最簡與或式的標(biāo)準(zhǔn)是()。

答案:表達(dá)式中乘積項(xiàng)最少,且每個(gè)乘積項(xiàng)的變量個(gè)數(shù)最少時(shí)序邏輯電路中一定含()。

答案:存儲(chǔ)電路時(shí)序邏輯電路一般包含組合電路和存儲(chǔ)電路兩部分,其中存儲(chǔ)電路是必不可少的。()

答案:對(duì)按照邏輯功能,觸發(fā)器可分為()。

答案:SR觸發(fā)器;JK觸發(fā)器;T觸發(fā)器;D觸發(fā)器按照電路結(jié)構(gòu)和動(dòng)作特點(diǎn)(觸發(fā)方式),觸發(fā)器可以分為()。

答案:電平觸發(fā)器;脈沖觸發(fā)器;邊沿觸發(fā)器把一個(gè)五進(jìn)制計(jì)數(shù)器和一個(gè)四進(jìn)制計(jì)數(shù)器串聯(lián)起來,可得到()進(jìn)制計(jì)數(shù)器。

答案:20異步計(jì)數(shù)器的特點(diǎn)有()。

答案:結(jié)構(gòu)比較簡單;工作頻率比較低;電路狀態(tài)譯碼時(shí)存在競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象;組成異步計(jì)數(shù)器的各個(gè)觸發(fā)器不是同步翻轉(zhuǎn)異步計(jì)數(shù)器的優(yōu)點(diǎn)為()。

答案:電路結(jié)構(gòu)簡單常用的組合邏輯電路模塊有()。

答案:數(shù)據(jù)選擇器;優(yōu)先編碼器;譯碼器;數(shù)值比較器常用的時(shí)序邏輯電路模塊有()。

答案:移位寄存器;計(jì)數(shù)器;寄存器常用的數(shù)制有()。

答案:十進(jìn)制;二進(jìn)制;八進(jìn)制;十六進(jìn)制已知74LS138譯碼器的輸入為S1=1,S'2=S'3=0,A2A1A0=011,則輸出Y'7~Y'0是:()。

答案:11110111將十進(jìn)制數(shù)7.375轉(zhuǎn)換為二進(jìn)制數(shù)是()。

答案:111.011將十進(jìn)制數(shù)56轉(zhuǎn)換為二進(jìn)制數(shù)是()。

答案:111000將二進(jìn)制數(shù)1011轉(zhuǎn)換為十進(jìn)制數(shù)是()。

答案:11將二進(jìn)制數(shù)101001轉(zhuǎn)換為十六進(jìn)制數(shù)是()。

答案:29將一個(gè)非十進(jìn)制數(shù)轉(zhuǎn)換為十進(jìn)制數(shù),可以采用的方法為()。

答案:按權(quán)對(duì)位展開相加將Y=B+B'C+C'化簡得()。

答案:Y=1將JK觸發(fā)器的J、K端當(dāng)作S、R端使用,可以構(gòu)成()。

答案:SR觸發(fā)器對(duì)于邊沿觸發(fā)的JK觸發(fā)器,在CLK為高電平期間,當(dāng)J=K=1時(shí),觸發(fā)器輸出狀態(tài)會(huì)翻轉(zhuǎn)一次。()

答案:錯(cuò)對(duì)于四輸入與非門,使其輸出為1的輸入變量取值組合有()種。

答案:15對(duì)于同一個(gè)組合邏輯電路的設(shè)計(jì)任務(wù),電路圖畫法只有一種。()

答案:錯(cuò)對(duì)一個(gè)二進(jìn)制數(shù)補(bǔ)碼再求一次補(bǔ)碼得到原來二進(jìn)制數(shù)的原碼。()

答案:對(duì)如果要用JK觸發(fā)器來實(shí)現(xiàn)T觸發(fā)器的功能,則J和K端應(yīng)該接()。

答案:J=TK=T如果要用JK觸發(fā)器來實(shí)現(xiàn)D觸發(fā)器的功能,則J和K端應(yīng)該接()。

答案:J=DK=D'在需要使用普通編碼器的場(chǎng)合,可以用優(yōu)先編碼器替代。()

答案:對(duì)在消除競(jìng)爭(zhēng)冒險(xiǎn)的方法中,()會(huì)讓輸出波形變壞。

答案:接入濾波電容在同步計(jì)數(shù)器中,各觸發(fā)器狀態(tài)改變時(shí)刻()。

答案:相同在決定一事件結(jié)果的所有條件中,只要有一個(gè)條件成立,結(jié)果就發(fā)生,這種條件和結(jié)果的邏輯關(guān)系是()。

答案:或在使用CMOS門電路時(shí),如果有多余的輸入端,可以懸空。()

答案:錯(cuò)在以下輸入情況()時(shí),“或非”運(yùn)算的結(jié)果是邏輯1。

答案:全部輸入是0在以下輸入情況()時(shí),“與非”運(yùn)算的結(jié)果是邏輯0。

答案:全部輸入是1四選一數(shù)據(jù)選擇題,AB為地址輸入端,D0=1,D1=C,D2=C',D3=0,當(dāng)AB=00時(shí),輸出F=()。

答案:1四變量最小項(xiàng)A'B'C'D的編號(hào)是()。

答案:m1和SR鎖存器相比,電平觸發(fā)的觸發(fā)器增加了cp電平控制,電平可以是高電平也可以是低電平。()

答案:對(duì)同步時(shí)序邏輯電路和異步時(shí)序邏輯電路的區(qū)別在于:異步時(shí)序邏輯電路()。

答案:沒有統(tǒng)一的時(shí)鐘脈沖控制各種觸發(fā)器功能類型中,功能最齊全、通用性最強(qiáng)的觸發(fā)器是()。

答案:JK觸發(fā)器可以用來構(gòu)成總線結(jié)構(gòu)的門電路是()。

答案:三態(tài)輸出門可以用來傳輸連續(xù)變化的模擬電壓信號(hào)的門電路是()。

答案:CMOS傳輸門只用優(yōu)先編碼器也可實(shí)現(xiàn)時(shí)序邏輯電路。()

答案:錯(cuò)卡諾圖化簡得到的最簡與或式是唯一的。()

答案:錯(cuò)卡諾圖中,六個(gè)相鄰最小項(xiàng)可合并為一項(xiàng),消去三對(duì)因子。()

答案:錯(cuò)單時(shí)鐘可逆計(jì)數(shù)器是通過一根U'/D控制線來實(shí)現(xiàn)加計(jì)數(shù)還是減計(jì)數(shù)。()

答案:對(duì)利用具有3位地址端的數(shù)據(jù)選擇器,可以產(chǎn)生輸入變量數(shù)不大于()的組合邏輯函數(shù)。

答案:4函數(shù)F(A,B,C)=AB+BC+AC的最小項(xiàng)表達(dá)式為:()。

答案:F(A,B,C)=Σm(3,5,6,7)八選一數(shù)據(jù)選擇器的數(shù)據(jù)輸入端Di有()個(gè)。

答案:8優(yōu)先編碼器的編碼信號(hào)相互排斥,不允許多個(gè)編碼信號(hào)同時(shí)有效。()

答案:錯(cuò)以下邏輯表達(dá)式中,當(dāng)輸入A=B=1時(shí),輸出F=1的()。

答案:F=AB以下電路中屬于組合邏輯電路的是()。

答案:數(shù)據(jù)分配器;優(yōu)先編碼器以下電路中屬于時(shí)序邏輯電路的是()。

答案:寄存器;計(jì)數(shù)器五個(gè)觸發(fā)器構(gòu)成計(jì)數(shù)器,該計(jì)數(shù)器可能的最大計(jì)數(shù)模值是()。

答案:32二進(jìn)制數(shù)10110.11轉(zhuǎn)化成8進(jìn)制數(shù)為()。

答案:(26.6)8二進(jìn)制數(shù)(+1101)2的補(bǔ)碼為()。

答案:01101二進(jìn)制數(shù)(-1101)2的補(bǔ)碼為()。

答案:10011兩個(gè)最小項(xiàng)A'B'C和AB'C是邏輯相鄰的。()

答案:對(duì)與非門構(gòu)成的SR鎖存器,在下列()情況下可復(fù)位(將輸出狀態(tài)置為“0”態(tài))。

答案:SD'=1,RD'=0下面有關(guān)加法器的表述中,錯(cuò)誤的是()。

答案:串行進(jìn)位加法器結(jié)構(gòu)比較簡單,運(yùn)算速度快。下面哪種開關(guān)電路的功耗比較小?()

答案:互補(bǔ)開關(guān)電路下列觸發(fā)器中,輸入信號(hào)需要遵守一定約束條件的是()。

答案:SR觸發(fā)器下列觸發(fā)器中,具有翻轉(zhuǎn)功能的是()。

答案:T觸發(fā)器;JK觸發(fā)器下列觸發(fā)器中,具有置1功能的是()。

答案:SR觸發(fā)器;D觸發(fā)器;JK觸發(fā)器下列觸發(fā)器中,()的觸發(fā)器的輸出存在空翻現(xiàn)象。

答案:電平觸發(fā)下列電路中,()電路的輸出狀態(tài)只與當(dāng)前輸入信號(hào)有關(guān),與電路原來的狀態(tài)無關(guān)。

答案:譯碼器下列電路中,()電路的輸出狀態(tài)不僅與當(dāng)前輸入信號(hào)有關(guān),還與前一時(shí)刻的電路狀態(tài)有關(guān)。

答案:計(jì)數(shù)器下列有關(guān)譯碼器的表述中,錯(cuò)誤的是:()。

答案:譯碼器可以當(dāng)作數(shù)據(jù)選擇器來使用。下列有關(guān)數(shù)值比較器的表述中,錯(cuò)誤的是()。

答案:4位二進(jìn)制比較器,指的是能判別四個(gè)1位二進(jìn)制數(shù)大小關(guān)系的電路。下列關(guān)于CMOS門電路特性的描述錯(cuò)誤的是()。

答案:CMOS反相器是單開關(guān)電路結(jié)構(gòu)。三位二進(jìn)制加法計(jì)數(shù)器的計(jì)數(shù)狀態(tài)共有()個(gè)。

答案:8一個(gè)觸發(fā)器可記錄()位二進(jìn)制代碼。

答案:1一個(gè)由3個(gè)觸發(fā)器構(gòu)成的同步時(shí)序邏輯電路工作時(shí),所有可能的狀態(tài)組合共有()個(gè)。

答案:8一個(gè)十六進(jìn)制數(shù)可以用()位二進(jìn)制來表示。

答案:4一個(gè)具有5位地址端的數(shù)據(jù)選擇器,其功能為()。

答案:三十二選一一個(gè)8選一數(shù)據(jù)選擇器的地址輸入端有()個(gè)。

答案:3一個(gè)16選一數(shù)據(jù)選擇器的地址輸入端有()個(gè)。

答案:4Y=AB'CD+ABD+AC'D化簡后為()。

答案:ADTTL門電路工作時(shí),如果某個(gè)輸入端懸空,則等效于該端接入()。

答案:高電平TTL邏輯門工作時(shí),如果某個(gè)輸入端懸空,其工作情況等效于該端接入邏輯低電平。()

答案:錯(cuò)N個(gè)觸發(fā)器可以構(gòu)成能寄存()位二進(jìn)制數(shù)碼的寄存器。

答案:N

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論