




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、第20章習題門電路和組合邏輯電路S10101B為實現圖邏輯表達式的功能,請將TTL電路節余輸入端C進行辦理(只需一種辦理方法)應接,2的C端應接,Y解:接地、懸空S10203G在F=AB+CD的真值表中,F=1的狀態有()。A.2個B.4個C.3個D.7個解:DS10203N某與非門有A、B、C三個輸入變量,當B=1時,其輸出為()。A.0B.1C.D.AC解:CS10204B在數字電路中,晶體管的工作狀態為()。A.飽和B.放大C.飽和或放大D.飽和或截止解:DS10204I1&A邏輯電路以下列圖,其邏輯函數式為()。A.B.1C.D.B解:C&S10204N已知F=AB+CD,選出以下可以
2、必定使F=0的情況()。A.A=0,BC=1B.B=C=1C.C=1,D=0D.AB=0,CD=0解:DS10110B三態門電路的三種可能的輸出狀態是,。解:邏輯1、邏輯0、高阻態S10214B邏輯圖和輸入A,B的波形以下列圖,解析當輸出F為“1”的時刻應是()。t1t2t3解:AY1的C端1YS10211I圖示邏輯電路的邏輯式為()。A.B.C.解:BS10212I邏輯電路以下列圖,其功能相當于一個()。門B.與非門異或門解:CS10216B圖示邏輯電路的邏輯式為()。A+BB.C.AB+解:CS10217B邏輯圖如圖(a)所示,輸入A、B的波形如圖(b),試解析在t1剎時輸出F為()?!?
3、”“0”不定解:BS10218B圖示邏輯符號的邏輯狀態表為()。A.B.C.ABFABFABF00000000101001101110010110111111111解:B0S10219BA的波形以下列圖,輸出F的波形為()。邏輯圖和輸入解:(b)S10220B圖示邏輯符號的狀態表為()。A.B.C.ABFABFABF00000000101001101110010110111111111解:C0S10221B邏輯圖和輸入A,B的波形以下列圖,解析當輸出F為“1”的時刻,應是()。t1t2t3解:AS10225B邏輯門電路的邏輯符號以下列圖,能實現FAB邏輯功能的是()。解:(a)S10214I邏
4、輯圖和輸入A,B的波形以下列圖,解析當輸出F為的時刻應是()。t1t2t3解:CS10217I圖示邏輯電路的邏輯式為()。A.B.C.解:AS10221I邏輯圖和輸入,B的波形以下列圖,解析當輸出F為“0”的時刻應是()。A.tAB.t21C.t3解:CS10222I邏輯圖和輸入A,B的波形以下列圖,解析當輸出F為“0”的時刻應是()。A.t1B.t2C.t3解:BS10226B三態輸出“與非”門電路的輸出比正常的“與非”門電路多一個狀態是()。高電平低電平高阻解:CS10229B邏輯圖和輸入,B的波形以下列圖,解析當輸出F為“1”的時刻應是()。t1AA.B.t2C.t3解:CS10209B
5、邏輯符號以下列圖,其中表示“與非”門的是()。解:(d)S10210B“異或”門的邏輯式為()。FAB+ABF+ABF解:CS10223I圖示邏輯電路的邏輯式為()。A.B.C.解:AS10401I已知各邏輯門輸入A、B和輸出F的波形以以下列圖所示,要求寫出F的邏輯表達式,并畫出邏輯電路。解S10503B寫出以下列圖電路的輸出函數Y的表達式,并解析邏輯功能。解:邏輯函數Y的表達式列出真值表:ABCYABCY00011000001010100100110001101111由真值表可知,當A、B、C三個變量的取值一致時,Y=1,否則Y=0。即該電路擁有“判一致”的邏輯功能。S10504B證明圖(a
6、)、(b)兩電路擁有相同的邏輯功能。解:圖(a)邏輯函數Y的表達式圖(b)邏輯函數Y的表達式可見,兩電路擁有“異或”的邏輯功能。S10505G為提高報警信號的可靠性,在有關部位部署了3個同種類的危險報警器,只有當3個危險報警器中至稀有兩個指示危險時,才實現關機操作。試畫出擁有該功能的邏輯電路。解:在緊迫情況下,報警信號、為高電平1,且當輸出狀態F為高電平1時,設備應關機。其ABCCBAL真值表以下:由真值表可寫出“與或”表達式:00000010化簡為:0100邏輯圖,以以下列圖所示。01111000也許:用與非門10111101=其邏輯電路略。1111S10504N某設備有開關A、B、C,要求
7、:只有開關A接通的條件下,開關B才能接通;開關C只有在開關B接通的條件下才能接通。違反這一規程,則發出報警信號。設計一個由“與非門”組成的能實現這一功能的報警控制電路。解:由題意可知,該報警電路的輸入變量是三個開關A、B、C的狀態,設開關接通用1表示,開關斷開用0表示;設該電路的輸出報警信號為,為1表示報警,F為0表示不報警??闪谐稣嬷当恚篎F依照真值表做出卡諾圖以以下列圖(a)所示。利用卡諾圖對邏輯函數進行化簡,獲取最簡邏輯表達式:依照邏輯表達式畫出邏輯圖,就獲取題目所要求的控制電路如圖(b)所示。ABCF00000011010101111000101111001110S10405G可否將“
8、與非門”、“或非門”、“異或門”當作“反相器”使用若是可以,其輸入端應如何辦理并畫出電路圖。解:如右圖所示。S11101I組合邏輯電路的設計步驟為:(1);(2);(3)簡化和變換邏輯表達式,從而畫出邏輯圖。解:由電路的功能要求,列出真值表;(2)由真值表寫出邏輯表達式;S11102B解析組合邏輯電路的步驟為:(1);(2);(3);4)依照真值表和邏輯表達對邏輯電路進行解析,最后確定其功能。解:由邏輯圖寫出個輸出端邏輯表達式、化簡和變換各邏輯表達式、列出真值表S11102I以下列圖邏輯圖,邏輯表達式=;=。解:;S11201I以下列圖邏輯電路其邏輯表達式為()。A.B.C.D.解:DS112
9、02B組合邏輯電路任何時刻的輸出信號與該時刻的輸入信號()A.沒關,沒關B.沒關,有關C.有關,沒關D.有關,有關,與電路原來所處的狀態()。解:CS11202I半加器的本位和輸出端的邏輯關系是A.與非C.與或非()。B.或非D.異或解:DS11203G已知選出以下可以必定使的情況是()。A.B.C.D.E.解:DS11203N圖示為一簡單的編碼器,其中E、F、G是一般信號,A、B是輸出量,為二進制代碼變量。今令AB=10,則輸入的信號為1的是()。A.EB.FG解:BS11301B編碼器,譯碼器,數據選擇器都屬于組合邏輯電路。()解:S11301N全加器的輸出不但取決于輸入,同時還取決于相鄰
10、低位的進位,因此說全加器屬于時序邏輯電路。()解:S11302B用二進制代碼表示某一信息稱為編碼。反之把二進制代碼所表示的信息翻譯出來稱為譯碼。()解:S11302G在以下電路中,試問哪些電路能實現的邏輯關系解:、B.、C.S11102G一個三變量排隊電路,在同一時刻只有一個變量輸出,若同時有兩個或兩個以上變量為1時,則按A、B、C的優先序次經過,若FA1表示則表示變量A、B、C經過的表達式:FA,FB=解:A、A經過,FB、FC為1表示B、C經過,FA、FB、FC為0時表示其不經過,FC。S11213B半加器邏輯符號以下列圖,當A“0”,B“0”時,C和S分別為()。、解:CS11218B半
11、加器的邏輯圖以下,指出它的邏輯式為()。、解:AS11219B全加器邏輯符號以下列圖,當Ai=“1”,Bi=“1”,Ci-1=“1”時,Ci和Si分別為()。A.Ci=1、i=0SB.Ci=0、Si=1C.Ci=1、S=1i解:CS11207B全加器邏輯符號以下列圖,當Ai=“1”,Bi=“1”,Ci-1=“0”時,Ci和Si分別為()。A.Ci=0、0B.1、1C.1、0解:CS11206B半加器邏輯符號以下列圖,當A.C=0、S=0C.C=1、S=0A“1”,BB.C=0、S“1”時,C和=1S分別為()。解:CS11403B設計一個半加器電路(要求:列出真值表,寫出邏輯式,畫出邏輯電路)
12、。解:由半加器看法即只考慮兩個一位二進制數A和B相加,不考慮低位來的進位數稱半加:列出半加器真值表(a),其中,S為本位和數,C為向高位送出進位數由真值表可直接得出邏輯式:、由邏輯式可畫出邏輯電路(b)。S11220B圖示邏輯電路的邏輯式為()。A.B.C.解:CS11213I邏輯電路以下列圖,其邏輯功能相當于一個()?!芭c”非門“異或”門“與或非”門解:CS11404I寫出圖中所示電路的最簡“與或”表達式。解:=S11501B寫出以下列圖電路的邏輯表達式,并將其化簡再用最簡單的組合電路實現之。解:最簡電路以以下列圖所示。S11501G組合邏輯電路設計:某產品有A、B、C、D四項質量指標,A為
13、主要指標。檢驗合格品時,每件產品若是有包含主要指標A在內的三項或三項以上質量指標合格則為正品,否則即為次品。試設計一個所實用“與非門”組成的結構最簡的正品檢驗機。解:(1)對于A、B、C、D中任何指標,合格時用1表示,不合格時用0表示,檢驗結果正品用1表示,次品用0表示,列真值表如(a)。(2)化簡作卡諾圖(b),得表達式:(3)邏輯電路如圖(c)。S11502G用“與非門”設計一組合邏輯電路,輸入為四位二進制數,當數時,輸出,其余情況。解:S11405I有一個能將兩個一位二進制數A、B進行比較的數字比較器,其邏輯狀態列于下表中。試寫出各輸出的邏輯式,并畫出邏輯圖。輸入輸出ABY1(AB)Y1
14、(AB)Y1(AB)解:填寫真值表:輸入輸出AB1()1()1()YABYABYAB00001010101010011001寫出各輸出的邏輯式:,邏輯圖如右圖所示。S11505B解析以下列圖的邏輯電路,做出真值表,說明其邏輯功能。解:該電路為“判奇電路”輸入為奇數個“1”,輸出為“1”。(真值表以下所示)ABCDY00000000110010100110010010101001100011111000110010101001011111000110111110111110S11503I試設計一個三變量的“判奇電路”。解:真值表以下所示:ABCY0000001101010110100110101
15、1001111S11503I若是對鍵盤上108個符號進行二進制編碼,則最少要()位二進制數碼。(a)5(b)6(c)7S11503I1、用邏輯代數的基本公式和常用公式化簡以下邏輯函數:解:、證明以下異或運算公式。解:、用卡諾圖化簡以下函數。解:分別將題中給定的邏輯函數卡諾圖畫出以下列圖,并化簡寫出最簡與或表達式。4、編碼器的邏輯功能是()。把某種二進制代碼變換成某種輸出狀態將某種狀態變換成相應的二進制代碼把二進制數變換成十進制數5、譯碼器的邏輯功能是()。把某種二進制代碼變換成某種輸出狀態把某種狀態變換成相應的二進制代碼把十進制數變換成二進制數十二、共8分兩個輸入端的與門、或門和與非門的輸入波
16、形以下列圖,試畫出其輸出信號的波形。AB(a)F1F2F3(b)解:設與門的輸出為F1,或門的輸出為F2,與非門的輸出為F3,依照邏輯關系其輸出波形以下列圖。20-0005、若各門電路的輸入均為A和B,且A=0,B=1;則與非門的輸出為_,或非門的輸出為_,同或門的輸出為_。20-0006、邏輯代數中有3種基本運算:、和。A.或非,與或,與或非B.與非,或非,與或非C.與非,或,與或D.與,或,非20-0007、邏輯函數有四種表示方法,它們分別是()、()、()和()。答案1真值表、邏輯圖、邏輯表達式、卡諾圖;20-0008、將2004個“1”異或起來獲取的結果是()。20-0009、是8421BCD碼的是()。A、1010B、0101C、1100D、11012)、和邏輯式AABC相等的是()。A、ABCB、1+BCC、AD、ABC3)、
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年VB試題全景及答案概述
- 2025年軟件設計師職業規劃與目標設定試題及答案
- 鋪設成功之路的個人策略計劃
- 財務問題解決能力的提升策略計劃
- 2025年的房地產租賃合同
- 主管如何應對團隊變化計劃
- 軟件設計師考試中的創新思維試題及答案
- 2025建筑裝飾合同模板范本(律師制定版本)
- 2025【生態保護區電力工程承包合同】 解除合同及補償政策
- 法學概論與實際法律職業的關系試題及答案
- 藝考調式分析試題及答案
- GA/T 2160-2024法庭科學資金數據檢驗規程
- 2024年江蘇南京大數據集團有限公司招聘筆試真題
- 2024學年第二學期初三數學質量調研(一)
- 2025智慧病區建設及評價規范
- GB/T 45399-2025信息技術云計算超融合系統通用技術要求
- 渣漿泵培訓課件
- 眩暈綜合征的護理查房
- 燃氣自愿過戶協議書
- 注冊安全工程師中級建筑施工安全生產專業實務(建筑施工安全類案例)模擬試卷1(共426題)
- 2025屆廣西柳州市名校高考沖刺押題(最后一卷)化學試卷含解析
評論
0/150
提交評論