嵌入式多核處理器_第1頁
嵌入式多核處理器_第2頁
嵌入式多核處理器_第3頁
嵌入式多核處理器_第4頁
嵌入式多核處理器_第5頁
已閱讀5頁,還剩5頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、嵌入式多核處理器講 解:Y J-SC1多核處理器產生背景多核處理器性能優點多核處理器簡單結構多核處理器未來發展內容概要:2、飛思卡爾i.Mx6四核ARM處理器,主頻1.2GHz;、三星Aquila四核處理器,主頻1.2GHz; 、高通驍龍S4 APQ 8064四核處理器,主頻 1.5GHz;、NVIDIA(英偉達) Tegra 3四核處理器 ,主頻1.5GHz;幾種嵌入式多核處理器3 多核的產生背景:功耗問題限制了單核處理器不斷提高性能的發展途徑,單核的主頻已接近極限,多核技術是提升處理器性能,同時降低功耗的最有效方式。 第一塊多核處理器ARM11 MPCore由ARM公司于2004年推出。一

2、、為什么要發展多核?4 與單核處理器相比,嵌入式多核處理器通過增加處理器個數而不是主頻來提升性能,實現了有高主頻、低功耗兩大優點。多核體系結構與多線程結構對比: 單芯片多處理器(Chip multi-processors ,CMP); 同時多線程(Simultaneous multithreading,SMT); 二、嵌入式多核處理器性能優勢5 從體系結構來看,SMT比CMP對處理器資源利用率要高,在克服線延遲影響方面更具優勢。 CMP相對SMT最大優勢是設計的簡潔性。同時SMT中多個線程對共享資源的爭用也會影響其性能,而CMP對共享資源的爭用要少得多,因此線程并行性較高時,CMP性能一般要優

3、于SMT。 CMP(也指多核)采用單芯片多處理器核心結構,使得CMP具有體積小、低通信延遲、設計和驗證周期短、功耗低、成本低等優點。6三、四核CMP簡單物理結構7支持嵌入式多核處理器的操作系統 由于單核芯片固有的缺陷,多核芯片的使用越來越廣泛,然而隨著硬件的迅猛發展,與多核芯片相配套的軟件的發展卻嚴重滯后。 并行計算是多核處理器系統的核心問題 多核處理器如何提高各核心同時進行指令級并行計算是一項極其重要的工作。嵌入式多核處理器關鍵問題:8 隨著操作系統及應用軟件對多核處理器的進一步支持及優化、芯片制造工藝的成熟、低功耗技術的發展等諸多因素,將推動處理器多核化趨勢的進一步彰顯。 應用需求是嵌入式技術發展的根本動力。目前,多核嵌入式處理器已成功應用到醫療、航天、通信等多個領域,隨著應用需求的不斷提高,多核架構技術在未來一段時間內仍然是嵌入式的重要技術支點

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論