數字邏輯知到智慧樹章節測試課后答案2024年秋江西理工大學_第1頁
數字邏輯知到智慧樹章節測試課后答案2024年秋江西理工大學_第2頁
數字邏輯知到智慧樹章節測試課后答案2024年秋江西理工大學_第3頁
數字邏輯知到智慧樹章節測試課后答案2024年秋江西理工大學_第4頁
數字邏輯知到智慧樹章節測試課后答案2024年秋江西理工大學_第5頁
已閱讀5頁,還剩9頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

數字邏輯知到智慧樹章節測試課后答案2024年秋江西理工大學第一章單元測試

四位二進制數的最大數是()。

A:1111B:8888C:FFFFD:9999

答案:1111將數1101.11B轉換為十六進制數為()。

A:D.CHB:15.3HC:21.3HD:12.EH

答案:D.CH十數制數2006.375轉換為二進制數是()。

A:1101011111.11B:11111010110.11C:11111010110.011D:1101011111.011

答案:11111010110.011將十進制數130轉換為對應的八進制數()。

A:82B:202C:120D:230

答案:202四位二進制數0111加上0011等于1010。()

A:對B:錯

答案:對16進制數2B等于10進制數()。

A:42B:44C:45D:43

答案:4316進制數3.2等于2進制數()。

A:11.001B:10.001C:11.011D:11.01

答案:11.001十進制數9比十六進制數9小。()

A:對B:錯

答案:錯與八進制數(47.3)8等值的數為()

A:(100111.011)2B:(100111.11)2C:(27.3)16D:(27.6)16

答案:(100111.011)2;(27.6)16有符號數10100101的補碼是()。

A:01100101B:11011011C:01100100D:10001000

答案:11011011[X]補+[Y]補=()。

A:[X+Y]補B:[X-Y]反C:[X-Y]補D:[X+Y]反

答案:[X+Y]補十進制數7的余3碼是()。

A:1110B:1010C:1001D:0101

答案:1010以下代碼中為無權碼的為()。

A:8421BCD碼B:格雷碼C:余三碼D:5421BCD碼

答案:格雷碼;余三碼格雷碼具有任何相鄰碼只有一位碼元不同的特性。()

A:對B:錯

答案:對

第二章單元測試

邏輯函數的表示方法中具有唯一性的是()。

A:表達式B:邏輯圖C:真值表D:卡諾圖

答案:真值表;卡諾圖在何種輸入情況下,“與非”運算的結果是邏輯0。()

A:僅一輸入是0B:任一輸入是0C:全部輸入是0D:全部輸入是1

答案:全部輸入是1邏輯變量的取值1和0可以表示()。

A:真與假B:電流的有、無C:開關的閉合、斷開D:電位的高、低

答案:真與假;電流的有、無;開關的閉合、斷開;電位的高、低A’+B’等于()。

A:A+BB:(AB)’C:ABD:A’B’

答案:(AB)’以下表達式中符合邏輯運算法則的是()。

A:A+1=1B:C·C=C2C:0<1D:1+1=10

答案:A+1=1邏輯函數兩次求反則還原,邏輯函數的對偶式再作對偶變換也還原為它本身。()

A:錯B:對

答案:對求Y=A(B+C)+CD的對偶式是()。

A:(A’+B’C’)(C+D’)B:(A+BC)(C+D)C:(A’+B’C’)(C’D’)D:(A’+B’C’)(C’+D’)

答案:(A+BC)(C+D)已知邏輯函數Y的波形圖如下圖,該邏輯函數式是Y=()。

A:ABC+A’BC’+AB’CB:A’+B+CC:A’B’C+A’BC’+AB’C’D:A’BC+AB’C+ABC’

答案:A’BC+AB’C+ABC’任意函數的全體最大項之積為1。()

A:錯B:對

答案:錯下列哪些項屬于函數Y(A、B、C、D)=(A’B+C)’D+AB’C’的最小項()。

A:m1B:m13C:m8D:m9

答案:m1;m13;m8;m9公式法化簡F=((A+B+C’)’C’D)’+(B+C’)(AB’D+B’C’)=()。

A:0B:BCD’C:1D:A+B+C’D’

答案:1用邏輯函數卡諾圖化簡中,四個相鄰項可合并為一項,它能()。

A:消去3個表現形式不同的變量,保留相同變量B:消去1個表現形式不同的變量,保留相同變量C:消去2個表現形式不同的變量,保留相同變量D:消去4個表現形式不同的變量,保留相同變量

答案:消去2個表現形式不同的變量,保留相同變量化簡下列函數Y=AB’C’+ABC+A’B’C+A’BC’,給定約束條件為A’B’C’+A’BC=0。化簡后Y=()。

A:B’C’+BCB:A’+B’C’+BCC:A+BCD:A’+B’C’

答案:A’+B’C’+BC用卡洛圖化簡函數Y=ABC+ABD+C’D’+AB’C+A’CD’+AC’D得到最簡函數式Y=()。

A:A+D’B:AB’+DC:AC’+BD:B+C’

答案:A+D’

第三章單元測試

大規模集成電路LSI的門電路數量在10到10000個。()

A:錯B:對

答案:錯數字電路可分為分立元件邏輯門電路和集成邏輯門電路。()

A:對B:錯

答案:對正邏輯的或門電路變成負邏輯后是與門電路。()

A:錯B:對

答案:對下列哪些幅圖可以作為非門使用()。

A:B:C:D:

答案:;;;下圖電路,VD1和VD2為硅二極管,導通壓降為0.7V,B端接地,A接5V時,UO=()。

()

A:4.3VB:0.7VC:5.7VD:0V

答案:0.7V

第四章單元測試

數字電路分為組合邏輯電路和時序邏輯電路。()

A:對B:錯

答案:對分析下圖電路,它的邏輯功能是()。

()

A:三個開關A、B、C控制兩個燈泡Y1和Y2,3個開關閉合燈泡全亮,兩個開關閉合,Y2亮;1個開關閉合,Y1亮,3個開關都斷開,燈泡全滅。B:否決器,少數服從多數,A有一票否決器。C:A,B,C三臺設備,全部正常工作,Y1、Y2亮燈;兩臺設備正常工作,Y1亮燈;一臺設備正常工作,Y2亮燈;三臺設備都出故障,Y1、Y2滅燈。D:全加器,A、B是加數,C是低位進位位,Y1是和,Y2是高位進位位。

答案:全加器,A、B是加數,C是低位進位位,Y1是和,Y2是高位進位位。某物料傳送系統示意圖如上圖所示,系統由A、B、C三臺電動機拖動,為防止物料堆積,規定只有C開機時B才可開機,只有B開機時A才可開機,否則應給出報警信號。設A、B、C開機時狀態信號為1。試設計產生報警信號的邏輯電路表達式是()。

A:L=AB’+BC’B:L=A’C+B’CC:L=A+BCD:L=A’B+AC’+B’C

答案:L=AB’+BC’用十六進制代碼來表示某一信息的過程就是編碼。()

A:錯B:對

答案:錯3線-8線譯碼器電路是三-八進制譯碼器。()

A:對B:錯

答案:錯二—十進制編碼器74HC147有()個輸出。

A:2B:4C:10D:1

答案:4下圖中,要想74HC138(1)的Y5’輸出為0,那么D3D2D1D0=()。

()

A:0101B:1101C:1010D:0010

答案:010174HC138是3線-8線譯碼器,譯碼為輸出低電平有效,若輸入為A2A1A0=110時,輸出Y7’Y6’Y5’Y4’Y3’Y2’Y1’Y0’應為()。

A:11111101B:11101111C:10111111D:11110111

答案:10111111共陽極接法的數碼管,段碼接高電平數碼管內發光二極管點亮。()

A:錯B:對

答案:錯能驅動七段數碼管顯示的譯碼器是()。

A:74LS48B:74LS42C:74LS148D:74LS138

答案:74LS48下圖是用74HC138和門電路構成的邏輯電路圖,試分析Y1與A、B、C的邏輯關系。

()

A:Y1=AB+BC+ACB:Y1=ACC:Y1=A+CD:Y1=ABC

答案:Y1=AC一個16選1的數據選擇器,其地址輸入(選擇控制輸入)端有()個。

A:4B:1C:2D:16

答案:4分析下圖電路,寫出輸出Z的邏輯函數式。74HC151是8選1數據選擇器。Z=()。

()

A:D’C’B’A’+DC’B’A+D’CBA’+DCB’A+D’CBAB:D’CBA+DC’BA+DCB’A+DCBA’+D’C’BA+D’CBA’C:D’C’BA+DC’B’A+DCB’A’+D’CBA’+DC’B’A’+D’C’B’AD:DC’B’A’+DC’B’A+C’BA’+DCB’A’+DCB’A+D’CBA’

答案:DC’B’A’+DC’B’A+C’BA’+DCB’A’+DCB’A+D’CBA’在下列邏輯電路中,不是組合邏輯電路的是()。

A:全加器B:譯碼器C:寄存器D:編碼器

答案:寄存器

第五章單元測試

觸發器按觸發方式可分為電平觸發器、脈沖觸發器和邊沿觸發器。()

A:錯B:對

答案:對由與非門組成的SR鎖存器,SD’=0,RD’=1,Q=()。

A:1B:保持原狀態C:0D:不確定、禁止狀態

答案:1一個觸發器可記錄一位二進制代碼,它有()個穩態。

A:0B:1C:3D:2

答案:2同步RS觸發器在CLK=1期間,輸出狀態隨輸入信號S、R的變化而多次翻轉,即存在空翻現象,降低電路的抗干擾能力。

()

A:對B:錯

答案:對欲使D觸發器按Q*=Q’工作,應使輸入D=()。

A:QB:0C:1D:Q’

答案:Q’主從RS觸發器在CLK=1期間,主觸發器的輸出仍會隨輸入的變化而變化,但不存在不確定狀態。()

A:對B:錯

答案:錯主從JK觸發器是上升沿觸發。()

A:錯B:對

答案:錯下列觸發器中,()抗干擾能力最強。

A:電平觸發的觸發器B:主從JK觸發器C:主從SR觸發器D:邊沿觸發器

答案:邊沿觸發器下列觸發器中,克服了空翻現象的有()。

A:主從JK觸發器B:同步RS觸發器C:邊沿D觸發器D:主從RS觸發器

答案:主從JK觸發器;邊沿D觸發器;主從RS觸發器下列哪種觸發器已經不存在約束條件?()

A:脈沖RS觸發器B:電平觸發RS觸發器C:SR鎖存器D:脈沖JK觸發器

答案:脈沖JK觸發器JK觸發器的特性方程為Q*=KQ’+J’Q。()

A:對B:錯

答案:錯欲使JK觸發器按Q*=Q工作,可使JK觸發器的輸入端()。

A:J=1,K=0B:J=Q,K=1C:J=0,K=Q’D:J=K=1

答案:J=0,K=Q’欲使JK觸發器按Q*=1工作,可使JK觸發器的輸入端()。

A:J=K=0B:J=K=Q’C:J=K=1D:J=1,K=Q

答案:J=K=Q’ABQ*說明00Q保持010置0101置111Q’翻轉

已知某觸發的特性表如下(A、B為觸發器的輸入)其輸出信號的邏輯表達式為()。

A:Q*=A+B’Q’B:Q*=AC:Q*=A’Q+AQ’D:Q*=AQ’+B’Q

答案:Q*=AQ’+B’Q

第六章單元測試

異步時序邏輯電路的所有觸發器狀態的變化都是在同一時鐘信號操作下同時發生。()

A:錯B:對

答案:錯時序邏輯電路的功能描述方法有邏輯方程組、狀態表、卡諾圖、狀態圖、時序圖、邏輯圖。()

A:錯B:對

答案:對下圖時序邏輯電路的驅動方程是D1=Q3’,D2=Q1,D3=Q1+Q2。

()

A:錯B:對

答案:錯寫出下圖的驅動方程()。

()

A:J0=K0=1,J1=K1=Q0B:Y=Q0Q1C:Q0*=Q0’,Q1*=Q0⊕Q1D:J0=K0=1,J1=K1=Q0*

答案:J0=K0=1,J1=K1=Q0寫出下圖的輸出方程

()

A:Y=Q0Q1B:J0=K0=1,J1=K1=Q0C:Q0*=Q0’,Q1*=Q0⊕Q1D:Y=Q0+Q1

答案:Y=Q0Q1關于下面邏輯電路圖,哪一種說法是正確的。

()

A:5進制加法計數器B:7進制加法計數器C:5進制減法計數器D:7進制減法計數器

答案:5進制加法計數器N個觸發器可以構成能寄存()位二進制數碼的寄存器。

A:N-1B:N+1C:ND:2N

答案:N74LS194是典型的四位TTL型集成雙向移位寄存器芯片,具有左移和右移、并行輸入、保持數據和清除數據等功能。()

A:錯B:對

答案:對一個四位二進制加法計數器的起始值為1001,經過100個時鐘脈沖后的值為()。

A:1111B:1100C:1110D:1101

答案:111174LS161具有同步清零和同步置數功能。()

A:對B:錯

答案:錯三位一進制減法計數器的初始狀態為101,四個CP脈沖后它的狀態為()

A:010B:000C:001D:111

答案:001下列哪個芯片是十進制計數器?()

A:74LS191B:74LS190C:74LS161D:74LS193

答案:74LS190看下面波形圖屬于哪一類計數器。

()

A:異步二進制加法計數器B:同步二進制減法計數器

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論