《電工電子技術》課件-第九章 基本邏輯運算_第1頁
《電工電子技術》課件-第九章 基本邏輯運算_第2頁
《電工電子技術》課件-第九章 基本邏輯運算_第3頁
《電工電子技術》課件-第九章 基本邏輯運算_第4頁
《電工電子技術》課件-第九章 基本邏輯運算_第5頁
已閱讀5頁,還剩11頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

01“與”門電路“或”門電路02基本邏輯運算“非”門電路03基本門電路邏輯門電路:用以實現基本和常用邏輯運算的電子電路。簡稱門電路。基本和常用門電路有與門、或門、非門(反相器)、與非門、或非門、與或非門和異或門等。邏輯0和邏輯1:電子電路中通常把高電平表示為邏輯1;把低電平表示為邏輯0。(正邏輯)獲得高、低電平的基本方法:利用半導體開關元件(二極管、三極管)的導通、截止(即開、關)兩種工作狀態(tài)來實現。01“與”門電路當決定某事件的全部條件同時具備時,結果才會發(fā)生,這種因果關系叫做“與”邏輯,也稱為邏輯乘。“與”邏輯關系“與”門電路F=AB與邏輯功能:有0出0,全1出1。“與”門真值表實現與邏輯關系的電路稱為與門。“與”門電路一個“與”門的輸入端至少為兩個,輸出端只有一個。“與”門電路圖符號與門的輸入端可以有多個。下圖為一個三輸入與門電路的輸入信號A、B、C和輸出信號F的波形圖。“與”邏輯(邏輯乘)的運算規(guī)則“與”門電路ABCF有0出0有0出0全1出102“或”門電路當某事件發(fā)生的全部條件中至少有一個條件滿足時,事件必然發(fā)生,當全部條件都不滿足時,事件決不會發(fā)生,這種因果關系叫做“或”邏輯,也稱為邏輯加。“或”門電路“或”邏輯關系或邏輯功能:有1出1,全0出0。F=A+B“或”門真值表實現或邏輯關系的電路稱為或門。“或”門電路一個“或”門的輸入端也是至少兩個,輸出端只有一個。“或”門電路圖符號或門的輸入端也可以有多個。下圖為一個三輸入或門電路的輸入信號A、B、C和輸出信號F的波形圖。“或”邏輯(邏輯加)的運算規(guī)則“或”門電路ABCF全0出0全0出0有1出103“非”門電路“非”門電路“非”邏輯關系當某事件相關的條件不滿足時,事件必然發(fā)生;當條件滿足時,事件決不會發(fā)生,這種因果關系叫做“非”邏輯。輸入A為高電平1(3V)時,三極管飽和導通,輸出F為低電平0(0V);輸入A為低電平0(0V)時,三極管截止,輸出F為高電平1(3V)。F=A非邏輯功能:給1出0,給0出1。“非”門真值表邏輯非(邏輯反)的運算規(guī)則“非”門電路一個“非”門的輸入端只有1

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論