加法器及譯碼顯示電路_第1頁
加法器及譯碼顯示電路_第2頁
加法器及譯碼顯示電路_第3頁
加法器及譯碼顯示電路_第4頁
加法器及譯碼顯示電路_第5頁
已閱讀5頁,還剩11頁未讀 繼續免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

加法器及譯碼顯示電路一、實驗目的1.掌握二進制加法運算。2.掌握全加器的邏輯功能。3.熟悉集成加法器及其使用方法。4.掌握七段譯碼器和數碼管的使用。

1.基本設計任務與要求⑴設計一個一位二進制全加器

要求用74LS00和74LS86實現。

⑵設計一個余3碼至8421碼的轉換電路

要求用74LS83實現余3碼至8421碼的轉換,將余3碼轉換成8421碼的真值表如表1所示。

二、設計任務與要求ABCDWXYZ00110100010101100111100010011010101111000000000100100011010001010110011110001001表1余3碼轉換成8421碼的真值表⑶用74LS47和共陽極LED數碼管組成譯碼顯示電路

在74LS83實現余3碼至8421碼的轉換的基礎上,再進一步完成譯碼顯示功能。表1中W,X,Y,Z作為譯碼器的輸入,將譯碼器的輸出接至數碼管,顯示十進制數碼。二、設計任務與要求

2.擴展設計任務與要求(僅需要仿真完成)設計一個4位BCD碼加法器

注意:在計滿10時即進位。畫出邏輯圖,列出元件清單。二、設計任務與要求三、實驗原理

1.全加器全加器是一種由被加數、加數和來自低位的進位三者相加的運算器。

全加器的邏輯表達式為:AiBi

CiSiCi+10000010100111001011101110010100110010111表2全加器的功能表三、實驗原理四、實驗儀器、設備與器件1.電子技術綜合實驗箱;2.集成電路:74LS83,74LS86,74LS00,74LS47。3.共陽極LED數碼管。五、實驗內容及步驟1.按基本設計任務與要求設計出的電路,若需要仿真,則用Multisim7進行軟件仿真。2.在實驗儀上安裝電路,檢查實驗電路接線無誤之后接通電源。3.測試全加器的功能。記錄實驗結果。

4.測試轉換器的功能。實驗時通過開關輸入余3碼,通過觀察發光二極管的狀態,記錄轉換結果填入表中。

5.在實驗內容4的基礎上,再進一步完成譯碼顯示功能。6.按擴展設計任務與要求設計的電路,用Multisim7進行軟件仿真。五、實驗內容及步驟六、實驗報告要求1.實驗目的;2.設計過程;3.實驗儀器與器材;4.實驗內容與步驟;5.畫出邏輯圖;6.對實驗結果進行分析;7.思考題;8.實驗體會。74LS83A4A3A2A1B4B3B2B1CoΣ4Σ3Σ2Σ174LS47A3A2A1A0fg

abcdefg

abcde5VBI/RBOLIRBI5V注意:所用芯片必須接電源和地,數碼管不用接;74LS83芯片5腳為電源,12腳是地13腳是低位來的進位,必須接低電平。74LS47芯片16腳為電源,8腳是地。381104716112615921671514

13121110945313七、思考題1.用74LS83能否實現8421碼轉換為余3碼的轉換?2.畫出用74LS48和共陰極LED數碼管實現一個譯碼顯示電路。

器件引腳圖74LS0074LS8674LS8374LS47實驗用芯片所在的位置S3S2S1S000011110000100000000111010111110C=S3S2+S3S1A3A2A1A0CIB3B2B1B0S3S2S1S0CO74283(2)A3A2A1A0CIB3B2B1B0S

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論