




版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、1The Future of Analog Technology MP1482設計設計指南指南The Future of Analog Technology2目錄1.特 性以及原理 介 紹2.測 試 數 據3.應用設計指南4.LAYOUT 以及熱計算5.常見問題以及解決方案The Future of Analog Technology3基本特性基本特性2A輸出電流,3.4A最大限流點輸入電壓范圍: 4.75-18V最高效率93%340KHZ開關頻率同步整流保護及其他功能軟啟動逐周過流保護,短路保護過熱保護SO8封裝The Future of Analog Technology4原理框圖The
2、Future of Analog Technology5原理概述 MP1482是一款內置兩顆MOS管的同步整流降壓DC-DC,并且屬于電流型的控制方式.基本思路是:反饋電壓跟參考電壓比較后得到COMP端電壓,COMP端電壓決定了上管峰值電流以及占空比,而占空比變化控制輸出電壓變化,從而達到負反饋控制目的.The Future of Analog Technology6啟動原理啟動時候由于反饋電壓剛開始會低于0.3v,所以系統進入100KHZ工作模式.而應用軟啟動時候,內部的電流源給軟啟動電容充電,當SS腳電壓到0.923v時,軟啟動結束The Future of Analog Technolo
3、gy7過流保護和短路保護MP1482在每個周期都對上下管電流進行監控。當輸出對地短路時,上管限流電阻所采樣的電壓達到所設定的限流點(典型值3.4A),芯片工作頻率變成100khz,并且COMP PIN被鉗位,芯片以最小占空比模式運行.8測 試 數 據The Future of Analog Technology9效率測試E fficiency vs. Output C urrent (V o=3.3V )405060708090100012Iout(A)Efficiency(%)V in= 12VV in= 23VV in= 5VThe Future of Analog Technology1
4、0啟動波形CH1: VoCH2: Vsw CH3: VenCH4: I_inductorVin=12V, Vo=3.3V, Io=2A The Future of Analog Technology11關斷波形CH1: VoCH2: Vsw CH3: VenCH4: I_inductorVin=12V, Vo=3.3V, Io=2A The Future of Analog Technology12動態響應測試條件測試條件: Vin=12V, Vo=3.3V, Io=12A, 斜率斜率1.6A/us The Future of Analog Technology13短路保護VoVswIL測試條
5、件測試條件: Vin=12V, Vo=3.3V, Io=0A短路時進入降頻模式短路時進入降頻模式, ,以最小占空比導通。以最小占空比導通。CH1: Vo CH2: VswCH4: IinductorThe Future of Analog Technology14短路恢復測試條件測試條件: Vin=12V, Vo=3.3V, Io=0A備注備注: :加上前饋電容可以減少輸出過沖加上前饋電容可以減少輸出過沖CH1: Vo CH2: VswCH4: Iinductor15應用 設 計指南The Future of Analog Technology16應用電路The Future of Analo
6、g Technology17輸出電壓設定n根據輸出電壓公式Vo=0.92v*(1+R1/R2)可以得到輸出電壓值n反饋電阻精度要高n最低電壓可以低到0.92v,故適合1v或者1.2v的核心電壓供電The Future of Analog Technology18電流計算當電感的平均電流等于輸出電流電感紋波電流輸出電容紋波電流等于電感紋波電流電感峰值電流為Iout+IL/2fLVinVoutVVIOUTINL)(The Future of Analog Technology19電感選擇感量選擇感量選擇感量根據紋波電流來計算)VV1(fIVLINOUTSOUTOUT = 20% 30% 飽和電流飽
7、和電流電感峰值電流飽和電流通常為電感峰值電流的1.25-1.5倍。2/LoutPEAKIII磁心材料磁心材料MP2107的開關頻率為1.5MHz,因此可選用鐵氧體磁心材料。The Future of Analog Technology20輸出電容選擇(1)輸出紋波V為VcOUT, VESR, VESL的矢量和。SOUTOUTCfC8IVOUTOUTESRESRIRVDIfLVOUTSESLESLThe Future of Analog Technology21輸出電容選擇(2)A. 如果用電解電容,有很大的容量(500kHz),輸出電壓紋波主要由ESR引起。要降低紋波,主要是要減小ESR。OU
8、TOUTESRIVR當ESR選定后,容量就可以確定:SESROUTfR210CB. 如果用陶瓷電容,ESR很低,輸出電壓紋波主要由COUT引起。SOUTOUTOUTfVIC8ESR和容量選擇The Future of Analog Technology22輸出電容選擇(3)RMS電流Cout能承受的RMS電流為:32IIOUTRMS,COUT耐壓選擇對于電解電容和陶瓷電容,耐壓應為1.5倍輸出電壓;對于鉭電容,耐壓應為2倍輸出電壓The Future of Analog Technology23輸入電容選擇對于MP1482而言,建議使用X5R或X7R陶瓷電容作為輸入電容。如果用電解電容,必須并
9、上104或者105的瓷片電容容值選取輸入電容在開關頻率點的阻抗應該遠小于電源阻抗,以減少開關對電源的干擾。對于MP1482,容值建議選10uF以上。而使用電解電容,推薦容值220uF以上The Future of Analog Technology24補償電路參數選擇nR3的大小跟帶寬成正比,而帶寬一般選擇在開關頻率的十分之一或者更小;而帶寬太大則會影響到系統的穩定性,表現在開關波形不穩等;而太小則動態特性變差,過充變大n而當R3確定后,需確定C3的值,R3,C3共同決定了系統的相位裕量.n而C6是為了消除高ESR電容對系統帶來的影響,特別是高頻部分的影響.當輸出電容的ESR相對較大時,可以加
10、上C6消除其影響nR3,C3以及C6的計算公式在規格書第八頁有詳細介紹n特別需要注意的是當占空比很小的時候,比如輸出1v或者1.2v時候,推薦把C3加大到10nf使得系統更穩定25LAYOUT 以及熱計算基本原則:高dv/dt的線要短,粗;高di/dt的面積要小;地平面要大The Future of Analog Technology26LAYOUT指南nSW腳出來的線要短,粗,即電感要靠近3腳,BST電容要靠近1,3腳n輸入電容要靠近2腳n輸入電容,芯片地形成的環路要小,并且和電感,輸出電容形成的環路也要小.簡單來講就是輸入地,芯片地以及輸出地要盡量靠近n反饋電阻要靠近Fb腳,并且遠離SW信
11、號,否則容易造成系統不穩定.并且取樣需要從輸出電容取The Future of Analog Technology27功率損失計算對于同步降壓芯片來說,功率損耗包括上管導通損耗PD_UP_CON,上管開關損耗PD_UP_SW,下管導通損耗PD_DW_CON,下管開關損耗PD_DW_SW, 電感導通損耗PD_L_CON, 電感鐵損耗PD_L_CORE。PD_UP_CON=Io2*Rdson*D, 其中D為占空比, Rdson為上MOS導通阻抗PD_UP_SW=1/4*Fs*Vin*Iout*(Ton+Toff), 其中Ton和Toff分別為上MOS開通和關斷邊沿時間.PD_DW_CON=Io2*
12、Rdson_syn*(1-D), 其中Rdson_syn為同步MOS導通阻抗PD_DW_SW=1/4*Fs*Vin*Iout*(Ton_syn+Toff_syn) , 其中Ton_syn和Toff_syn分別為同步MOS開通和關斷邊沿時間.PD_L_CON=Io2*Rldc, Rldc為電感直流阻抗PD_L_CORE=WperV*VolThe Future of Analog Technology28溫升計算Tj=Ta+PD*TjaTj為節點溫度,Ta為環境溫度,PD為在該器件上的功耗,Tja為熱阻芯片溫升計算29常見問題以及解決方案The Future of Analog Technolog
13、y30無電壓輸出DC/DC無輸出檢查EN和 Vin電壓是否正常?(輸入電壓應該在4.75V到18V之間,EN應該在1.6V到6V之間)輸出是否短路?(如果短路可以從SW檢測到100khz頻率的波形)聯系 MPS(在SW端未檢測到正常的方波脈沖)YN如果如果MP1482沒有輸出,按下述流程進行檢查。沒有輸出,按下述流程進行檢查。The Future of Analog Technology311 Layout 引起的SW腳波形不正常,可以調整元器件位置,比如輸入電容的位置,BST電容,電感或者輸出電容位置,以及反饋網絡的位置,使其符合Layout指南里所提到的注意事項2 BST電容值是否正確3
14、電感是否飽和4 使用電解電容時候是否并上磁片電容4 補償參數是否正確The Future of Analog Technology32低電壓輸出軟啟動問題1,如果不需要軟啟動功能,可以去掉軟啟動電容2,加大輸出電容或者減小電感量會有幫助3,推薦更改補償參數,把電容從3.3nf加大到10nf根本原因是低占空比時相位裕量不夠引起啟動不穩定,故加大補償電容增加相位裕量The Future of Analog Technology33跟MP1410系列兼容問題1,由于MP1482跟1410系列反饋電壓不一樣,所以取替換1410系列時候必須注意更改反饋電阻值2,注意EN腳電路,1410系列EN懸空可以自
15、己啟動,1482必須上拉才可以The Future of Analog Technology34Q&AQ: 為什么輸出電壓和設定的電壓不一樣?為什么輸出電壓和設定的電壓不一樣?1. R1, R2是否為1%的容差范圍;2. 檢查R1和R2是否有開路或短路的狀況3. 檢查輸出是否短路了;4. 環路不穩定引起反饋電壓不正常The Future of Analog Technology35Q&AQ: SW正常波形是怎樣的?正常波形是怎樣的?A: 正常的波形應如右圖所示,是一個穩定的PWM波形。當負載在持續動態變化時,PWM邊沿產生抖動也是正常的。The Future of Analog
16、 Technology36Q&AQ: 紋波在什么范圍內合理?如何降低紋波紋波在什么范圍內合理?如何降低紋波?A: 紋波計算可以參考輸出電容選擇(2)。對于穩態負載:輸出電容用陶瓷電容,紋波如右上圖所示。如果測得輸出紋波如右下圖所示,則跟測量手段有關系,請采用接地環測試。對于動態負載:紋波如動態響應所示要降低紋波,首先要確認芯片是否工作在正常狀態(開關是否穩定,layout是否引起紋波異常)。如果工作正常,降低穩態紋波可以通過增大電感和電容量實現,降低動態紋波,需要調整環路參數。SpikeThe Future of Analog Technology37Q&AQ: 什么是接地環?
17、為什么要用接地環?什么是接地環?為什么要用接地環?A: 如右所示示波器探頭的前端,塑料套管里就是接地環。在做接地環測試時,將塑料套管和接地夾拿掉,可用錫絲做一個地線套套在接地環上,地線套直接連在被測對象的地上,探頭接觸被測對象。用接地環的主要目的是減小測量環路面積,降低探頭對地阻抗以減小空間輻射在測量環路產生的感應電壓,而使測量更為準確。塑料管套接地環The Future of Analog Technology38Q&AQ: 如何改善動態響應?如何改善動態響應?A: 因為MP2107補償內置,因此動態響應能夠調整的只有反饋電阻及電感。參考反饋電阻設計,減小R1可以提高帶寬,降低動態紋波,另外電感的減小也會加快環路響應速度。調整時需保證穩定性The Future of Analog Technology39Q&AQ: 如何降低芯片如何降低芯片溫度?溫度?A A: 溫度高除了跟芯片本身和負載有關外,還可以跟以下幾個方面有關1 在芯片的SW到GND之間加一個0.5A(如B0540)的肖特基二極管,可以減小MOS死區時間的損耗。2 確定電感的選擇是否合適,不當的感量,飽和電流過低,都會導致發熱過大3 BST電容是否有問題,劣質BST電容容易引
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 校園節能工作管理制度
- 校園門口測溫管理制度
- 校外培訓十項管理制度
- 汽車采購運輸協議書
- 物流行業智能化轉型進展報告表
- 難忘的校園活動事件描述事件類作文(9篇)
- 共享育兒面試題及答案
- 農業經濟管理咨詢專業外包合同
- 濱河學校面試題及答案
- 編制崗位面試題及答案
- 叉車考試試題模擬100題及答案
- 《全球教育資源庫》課件
- 慢性胃炎考試題及答案
- 2024北京西城區五年級(下)期末數學試題及答案
- 《古建筑欣賞》課件
- 《公路橋梁預應力鋼絞線用錨具夾具和連接器 JTT 329-2025》知識培訓
- 《新時代員工管理策略》課件
- 林產品加工技術創新大賽考核試卷
- 郵儲銀行理財課件
- (高清版)DB11∕T2324-2024腳手架鋼板立網防護應用技術規程
- 初中數學教材變革:新課標與舊教材的多維度剖析
評論
0/150
提交評論