




版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、ADC和DAC鏈路設(shè)計(jì)原理及指標(biāo)計(jì)算 2014.2.18目錄 一、概述 二、ADC鏈路設(shè)計(jì) 三、ADC的常用指標(biāo) 四、DAC鏈路設(shè)計(jì) 五、DAC的常用指標(biāo) 六、ADC和DAC的指標(biāo)計(jì)算一、 概述ADC和DAC是數(shù)字和模擬接口,是了解分析模擬世界的重要工具。在通信領(lǐng)域,它們將射頻信號(hào)轉(zhuǎn)換為更容易處理的數(shù)字信號(hào),經(jīng)過(guò)算法處理后再轉(zhuǎn)換成射頻信號(hào)發(fā)射出去,完成通信。我們部門的設(shè)備通常將射頻信號(hào)轉(zhuǎn)換為中頻信號(hào),然后經(jīng)過(guò)ADC轉(zhuǎn)換為數(shù)字信號(hào)進(jìn)行處理,然后送入到DAC轉(zhuǎn)換為中頻,再上變頻為射頻。二、ADC鏈路設(shè)計(jì) 1、ADC的接口 ADC的接口分為射頻接口、時(shí)鐘接口、數(shù)字接口和控制接口。 射頻接口:用于接收
2、中頻信號(hào),一般采用差分接口。 時(shí)鐘接口:用于接收芯片的工作時(shí)鐘;一般有LVDS、LVPECL等差分接口和CMOS接口。 數(shù)字接口:用于將ADC轉(zhuǎn)換后的數(shù)字信號(hào)送入到數(shù)字處理芯片中;常用的形式為CMOS、LVDS差分、高速串口; 控制接口:用于控制芯片的工作方式;常用接口為SPI控制接口。二、ADC鏈路設(shè)計(jì) 2 、ADC中頻接口設(shè)計(jì) ADC中頻接口接收的是中頻信號(hào);其電路為射頻電路,故走線及匹配的要求很重要,需注意以下三點(diǎn); 差分走線要等長(zhǎng)處理; 差分信號(hào)線的阻抗是指對(duì)地阻抗; 射頻接口的阻抗要注意匹配。 其中第3點(diǎn)又根據(jù)ADC類型的不同,采用的方式不同;根據(jù)輸入阻抗匹配方式的不同分為兩種:緩沖
3、型ADC和非緩沖型ADC; 緩沖型ADC和非緩沖型ADC(開(kāi)關(guān)電容型)的區(qū)別在于ADC的輸入口是否有一緩沖電路,從而隔離輸入電路和采樣電路。圖1 緩沖型ADC-ADS58C20輸入接口圖1 非緩沖型ADC-ADS62c17輸入接口 緩沖型ADC與非緩沖型ADC的區(qū)別 緩沖型ADC的優(yōu)點(diǎn)比較直接:緩沖器將接口電路和采樣電路隔離開(kāi)來(lái),使得ADC的輸入阻抗固定,便于前端的驅(qū)動(dòng)電路阻抗匹配;然而由于緩沖器需要較高的電源電壓,使得ADC在功耗、噪聲方面會(huì)受到影響; 非緩沖型ADC 的驅(qū)動(dòng)電路與采樣電路直接相連,這就使得ADC的輸入阻抗是變化的,驅(qū)動(dòng)電路設(shè)計(jì)比較復(fù)雜,需要考慮芯片提供的DATASHEET進(jìn)
4、行設(shè)計(jì)。其主要構(gòu)造如圖3所示。圖3 非緩沖型ADC的輸入結(jié)構(gòu)示意圖二、ADC鏈路設(shè)計(jì) 3 ADC時(shí)鐘接口 ADC時(shí)鐘接口的輸入阻抗為高阻抗,并且有著緩存,故阻抗不會(huì)受后級(jí)影響,比較恒定。故在匹配時(shí)只需要直接并聯(lián)上一個(gè)100歐姆電阻即可。 不同的電平接口如LVDS和LVPECL接口采用標(biāo)準(zhǔn)的轉(zhuǎn)換電路即可。 對(duì)于輸入有偏置要求的,需要進(jìn)行偏置處理。 時(shí)鐘頻率的選擇與中頻頻率有關(guān),其關(guān)系式如下所示: 其中f0為中頻頻率,fs為采樣頻率,一般情況下n取1和2。二、ADC鏈路設(shè)計(jì) 4 數(shù)字接口 ADC的數(shù)字接口其形式主要有串行和并行兩種。 并行接口有差分和單端兩種形式。其電路的主要要求為 數(shù)據(jù)線與時(shí)鐘線
5、要進(jìn)行等長(zhǎng)處理。差分線之間也要求等長(zhǎng)處理。 串行接口為差分的一對(duì)線路,該線路的工作速率為幾個(gè)Gbit/s或幾十個(gè)Gbit/s,是后續(xù)的發(fā)展方向。 5 SPI控制接口 SPI控制接口為標(biāo)準(zhǔn)接口,需要注意要對(duì)其進(jìn)行上拉處理,以防驅(qū)動(dòng)不足。三、ADC指標(biāo) 1、ADC的常用指標(biāo) ADC 的常用指標(biāo)主要有:信噪比(SNR)、無(wú)雜散動(dòng)態(tài)范圍(SFDR)、采樣帶寬、采樣頻率、采樣位數(shù)、功耗。三、ADC指標(biāo) 2、ADC指標(biāo)意義及其計(jì)算方法u 信噪比SNR:該指標(biāo)為信號(hào)功率的噪聲功率的比值;越大表示噪聲的影響越小,ADC的性能越好;其計(jì)算公式為: SNR=6.02N+1.74 其中N是指采樣位數(shù);該公式計(jì)算出的
6、為理論值,實(shí)際值要小一些。三、ADC指標(biāo)u 無(wú)雜散動(dòng)態(tài)范圍(SFDR)是指信號(hào)的均方根值與最差雜散信號(hào)(無(wú)論它位于頻譜中何處)的均方根值之比。 最差雜散可能是原始信號(hào)的諧波,也可能不是。 在通信系統(tǒng)中,SFDR是一項(xiàng)重要指標(biāo),因?yàn)樗砹丝梢耘c大干擾信號(hào)(阻塞信號(hào))相區(qū)別的最小信號(hào)值。SFDR可以相對(duì)于滿量程(dBFS)或?qū)嶋H信號(hào)幅度(dBc)來(lái)規(guī)定。其定義如圖4所示。圖4、SFDR示意圖u采樣帶寬是指ADC所能采取到信號(hào)帶寬。其一般計(jì)算方式如下: BW=Fs/2 其中Fs為采樣頻率;該公式是根據(jù)奈奎斯特定律得來(lái)。 若內(nèi)部增加了提高性能的濾波器則帶寬可能更窄一些,如TI公式的SNRBOOST功
7、功能就是增加了濾波器,其帶寬為0.33Fs或0.22Fs。u 功耗也是ADC指標(biāo)中一個(gè)重要項(xiàng),一般ADC的功耗均值1W以內(nèi)。 目前ADC的供電電壓不斷下降(3.3V降為1.8V),功耗也在下降,在設(shè)計(jì)時(shí)需要考慮該指標(biāo)。四 DAC鏈路設(shè)計(jì)1、DAC接口 DAC接口有數(shù)字接口、射頻接口、時(shí)鐘接口、SPI接口。2、數(shù)字接口 DAC的數(shù)字接口主要有兩種形式:差分并行和高速串行。 差分接口主要有LVDS、LVPECL等方;而數(shù)據(jù)的輸入形式一般也是以IQ交織的方式(也可是單獨(dú)方式);這種方式也是我們目前常用的方式。 由于差分并行的方式需要走很多的線,在PCB布局布線方面很不方便,故產(chǎn)生了高速串行方式。 高
8、速串行接口只需要有一對(duì)差分線即可,通信速率可達(dá)幾個(gè)Gbit/s,甚至是幾十個(gè)Gbit/s;這也是未來(lái)的方向,目前TIADI等廠商已開(kāi)發(fā)出相應(yīng)的產(chǎn)品。 3、射頻接口 射頻接口根據(jù)DAC的類型分為兩種:Current Sink(灌電流灌電流)和和Current Source(拉電流)。(拉電流)。 Current Sink是指外界提供驅(qū)動(dòng)形成電流進(jìn)入到是指外界提供驅(qū)動(dòng)形成電流進(jìn)入到DAC,與匹配電阻形成電壓,從而將信號(hào)傳輸,與匹配電阻形成電壓,從而將信號(hào)傳輸出去。出去。 Current Source是指是指DAC輸出電流(形同外界將輸出電流(形同外界將電流從電流從DAC“拉出拉出”),與匹配電阻形
9、成電壓),與匹配電阻形成電壓傳輸出去。傳輸出去。 DAC的模擬接口主要考慮的是阻抗和共模電壓,的模擬接口主要考慮的是阻抗和共模電壓,下面根據(jù)兩種不同的類型對(duì)其進(jìn)行介紹。下面根據(jù)兩種不同的類型對(duì)其進(jìn)行介紹。圖5、Current sink輸出電路設(shè)計(jì)(DC耦合)圖6、Current sink的電平轉(zhuǎn)換輸出電路設(shè)計(jì)(DC耦合)圖7、Current sink的電平轉(zhuǎn)換輸出電路設(shè)計(jì)(AC耦合)圖8、Current source的電平轉(zhuǎn)換輸出電路設(shè)計(jì)(DC耦合)圖9、Current source的輸出電路設(shè)計(jì)(AC耦合) 4、時(shí)鐘接口 DAC的時(shí)鐘接口有兩種:DAC_CLK和REF_CLK。 DAC_CL
10、K一般接收較高的時(shí)鐘,該時(shí)鐘不采用內(nèi)部鎖相環(huán)可直接用于信號(hào)的數(shù)模轉(zhuǎn)換,也可用于頻率變換。該時(shí)鐘一般為差分時(shí)鐘。 REF_CLK一般輸入為一個(gè)低頻參考,然后采用內(nèi)部鎖相環(huán)轉(zhuǎn)換為所需要的各種類型時(shí)鐘。該時(shí)鐘可為單端CMOS,也可為差分形式。 5、SPI接口 SPI接口與ADC接口一樣,是通用的標(biāo)準(zhǔn)接口。五 DAC指標(biāo) 1、DAC常用指標(biāo) DAC的常用指標(biāo)有:SFDR、IMD、NSD、ACLR、功耗。 2、SFDR是指無(wú)雜散動(dòng)態(tài)范圍,該指標(biāo)主要衡量主信號(hào)輸出的諧波失真、雜散的功率。是信號(hào)的關(guān)鍵指標(biāo)。 3、IMD和ACLR分別衡量窄帶和寬帶信號(hào)經(jīng)過(guò)DAC轉(zhuǎn)換后的失真情況。 4、NSD為噪聲功率譜密度該指標(biāo)主要衡量的是低噪的情況。 5、功耗一般與芯片的
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 信用風(fēng)險(xiǎn)評(píng)估中的量化方法探討-洞察闡釋
- 21世紀(jì)初期中國(guó)制造業(yè)折舊率的變化趨勢(shì)-洞察闡釋
- 3D干細(xì)胞組織工程前沿-洞察及研究
- 青鳥計(jì)劃班級(jí)信息
- 以“動(dòng)”換“定”自“圓”其說(shuō)課件-2024-2025學(xué)年高二數(shù)學(xué)教材習(xí)題改編及說(shuō)題比賽
- 2024年黑龍江農(nóng)業(yè)經(jīng)濟(jì)職業(yè)學(xué)院招聘真題
- 思政課一體化課題開(kāi)題報(bào)告
- 中國(guó)醫(yī)科大學(xué)《科技日語(yǔ)閱讀》2023-2024學(xué)年第二學(xué)期期末試卷
- 許昌職業(yè)技術(shù)學(xué)院《診斷學(xué)(二)》2023-2024學(xué)年第二學(xué)期期末試卷
- 武昌理工學(xué)院《地質(zhì)與文化遺產(chǎn)概況》2023-2024學(xué)年第二學(xué)期期末試卷
- 反應(yīng)釜課程設(shè)計(jì)
- 環(huán)境試驗(yàn)項(xiàng)目表
- 標(biāo)識(shí)標(biāo)牌制作服務(wù)方案(投標(biāo)方案)
- 抖音企業(yè)唯一授權(quán)書范本
- 高中化學(xué)課程標(biāo)準(zhǔn)解讀課件
- 混凝土及砌體結(jié)構(gòu)房屋設(shè)計(jì)-湖南大學(xué)中國(guó)大學(xué)mooc課后章節(jié)答案期末考試題庫(kù)2023年
- 培智3年級(jí)《認(rèn)識(shí)人民幣》
- 霍邱縣2022-2023學(xué)年數(shù)學(xué)三下期末教學(xué)質(zhì)量檢測(cè)試題含解析
- 汽車用TPV類材料技術(shù)要求
- 人教小學(xué)數(shù)學(xué)五年級(jí)下冊(cè)綜合與實(shí)踐《怎樣通知最快》示范公開(kāi)課教學(xué)課件
- “滾球法”計(jì)算接閃器保護(hù)范圍
評(píng)論
0/150
提交評(píng)論